Logo

회원가입로그인 ENGLISH naver youtube  
search 

2013년 11월 HIT : 1756     2013.11.08. 00:00
전항기 (jh****)  

통권197호.jpg(388 KB)

통권197호.pdf(23 MB)

 
멀티 코어 멀티 태스크 시스템의 최악 성능 예측 기술 MPSoC를 설계하면서 시스템 수준에서 최악 성능을 예측하는 것은 실시간 제약 조건을 갖는 시스템의 설계에 반드시 필요한 작업이다. 경성 실시간 응용의 경우 데드라인을 만족시키는 못하면 치명적인 결과를 유발하기 때문에 어떤 경우에도 데드라인을 만족시키도록 시스템을 설계하여야 한다. 최악 성능을 과도하게 예측을 하게 되고 그 예측에 기반을 두어 시스템을 설계하게 되면, 시스템의 제작비용이 많이 증가하는 단점이 생긴다. 이뿐 아니라 주어진 응용을 수행하는데 필요한 성능 이상을 제공하는 프로세서를 사용하게 되면 전력 소모도 많아지고 열도 많이 발생하게 된다. 아울러 시스템의 안전도에도 영향을 미치게 될 것이다. 본 고에서는 멀티 코어 멀티 태스크 시스템의 최악 성능 예측 기술에 대해 알아보고자 한다. (관련기사 P04~07 참조) 전자파 및 전력 소모량 측정 등 다양한 부채널 분석을 통한 암호모듈 분석 소개 스마트카드나 RFID 같은 소형 전자 장비의 사용이 늘어나면서 이러한 장비들에 대한 물리적인 보안 문제가 중요한 이슈로 떠오르고 있다. 특히, 부채널 분석을 이용한 방법은 칩에 손상을 입히지 않고 칩 안에 저장된 비밀정보를 얻어내는 공격방법이기 때문에 관련 공격에 대한 대응책이 고려되어야 한다. 즉, 스마트카드의 활용분야가 확대되면서 IC칩의 물리적인 안전성에 대한 관심이 높아지고 있다. 본 고에서는 스마트카드에 많이 사용되는 타원곡선 암호 알고리즘에 대한 전력 분석 공격 및 전자파 분석 공격의 최신동향에 대해 알아보고 이러한 공격을 통해 알고리즘의 안전성을 분석 및 평가하는 방법에 대해 설명하고자 한다. (관련기사 P08~13 참조) Prime 2013 참가후기 및 기술 트렌드 Prime 2013은 2013년 6월 24일부터 27일까지 오스트리아 빌라흐에서 개최되었다. 정상 수준의 산업계와 학계 연구진들이 기술위원으로 위촉되었고 연구 트렌드와 발전방향에 관한 훌륭한 초청강연들도 준비되어 있었다. DC와 RF뿐만 아니라 아날로그에서 디지털까지 전자공학의 거의 모든 분야 및 애플리케이션까지 망라하여 우수한 논문들이 많이 발표되었다. 본 본 고에서는 학회에 참석한 경북대 최준림 교수의 시선으로 Prime 2013의 Power Management 세션 및 Infinieon의 Plenary Paper에서 소개된 기술 및 동향을 참가 후기 형식으로 살펴보고자 한다. (관련기사 P14~16 참조) Aldec 사의 Active-HDL Aldec 사의 Active-HDL 툴은 FPGA design과 시뮬레이션솔루션 관련 설계 플로우 관리자를 통합 제공한다. Active-HDL은 FPGA용 디자인 Simulator로서, VHDL, Verilog, SystemC 그리고 EDIF, C/C++와 SystemVerilog format을 지원한다. VHDL, Verilog, EDIF(netlist), 또는 Mixed-HDL(VHDL and Verilog and EDIF)을 Single Kernel에서 시뮬레이션할 수 있으며, Optimized Direct Compile Architecture를 사용함으로써 최고의 성능과 우수한 기능(디버깅 환경)을 갖는 고성능의 HDL Simulator이다. 본 고에서는 Aldec 사의 Active-HDL을 소개하고자 한다. (관련기사 P18~19 참조)
 
    인쇄