Logo

회원가입로그인 ENGLISH naver youtube  
search 

2012년 12월 HIT : 1735     2012.12.01. 00:00
전항기 (jh****)  

186.png(1 MB)

통권186호.pdf(24 MB)

 
IC의 전자파 내성 평가 방법 연구 동향 IC(Integrated Circuit) 전자파 내성, 즉 EMS (Electromagnetic Susceptibility) 란 전자기기가 사용되는 전자파 환경 안에서, 또는 규정된 안전 범위 안에서, IC가 전자파 장애가 있어도 영향을 받지 않고 설계된 수준이나 성능으로 동작할 수 있는 능력을 말한다[1]. 반도체 기술이 발전함에 따라 전자기기의 동작 주파수가 증가하고, 소자의 크기가 점점 작아지고 집적도가 증가하며 낮은 전압에서 동작하게 되어 전자파 내성이 낮아질 뿐 아니라 상호 간섭이 증가하고 있다. 본 고에서는 IC의 전자파 내성 평가의 표준 동향과 방법을 설명하고, 실제 IC들을 평가한 결과와 그것을 예측할 수 있는 시뮬레이션 모델 개발 현황을 살펴보고자 한다. (관련기사 P04~07 참조) Verilog를 이용한 효율적인 하드웨어 설계 Tips Verilog-HDL라는 강력한 표현수단과 FPGA라는 강력한 구현수단 및 FPGA를 타겟으로 Verilog 코드를 자동합성해주는 우수한 무료 합성툴이 제공되기 때문에 디지털하드웨어 설계 및 검증이 과거에 비해서 매우 쉬워진 것은 사실이다. Verilog로 하드웨어를 기술할 때, 시뮬레이션 결과와 합성결과가 서로 일치되도록 하는 것은 가장 기본적 고려사항이 되어야 하고, 경제적으로 합성되도록 면적과 성능을 최적화시키는 고려가 코딩 시에도 나타나야 한다. 본 고에서 제시하는 몇가지 코딩 tip들을 소개하고 Verilog-95의 문법적 한계를 극복한 Verilog-2001을 사용을 제시하고자 한다. (관련기사 P08~12 참조) 경쟁력 있는 Full Custom Design을 위한 시높시스의 설계 환경 제안 시높시스는 VLSI Design의 EDA표준을 제시하고 개발하며 동시에 전파함으로 VLSI Design Flow의 표준과 기술의 개발을 선도하고 있다. 1986년 창립 이래 정확하고 빠르고 효율적인 설계를 위한 Algorithm을 개발하며 필요한 기술을 정의하고 나아가서 수용함으로 강력한 표준을 만들기 위해 노력을 하고 있다. 기술이 발전할수록 시높시스 또한 새로운 문제들을 만났으며 수십년의 많은 경험과 지식에 기반하여 솔루션들은 개발해왔다. 최근의 이슈들은 공정의 미세화에 따른 PVT variation과 그에 따른 Parasitic에 대한 Modeling과 검증이다. 본 고에서는 경쟁력 있는 Full Custom Design을 위한 시높시스의 설계 환경 제안에 대해 알아보고자 한다. (관련기사 P14~19 참조)
 
    인쇄