왼쪽타이틀이미지

서브비주얼 이미지

서브타이틀

한국 반도체산업의 경쟁력 IDEC에서 설계인력양성의 발판을 마련하겠습니다
주관 강의제목 강의일자
/신청기간
상태
본센터 클럭 생성 회로 설계
정원 : 99, 현재 신청자 : 30
2017-03-14 ~ 2017-03-14
2017-02-20 ~ 2017-03-13
신청중 
본센터 SystemC Fundamentals for High Level Synthesis
정원 : 33, 현재 신청자 : 0
2017-03-10 ~ 2017-03-10
2017-02-20 ~ 2017-03-09
신청중 
본센터 OrCAD (Allegro) PCB를 이용한 PCB 설계
정원 : 33, 현재 신청자 : 43
2017-03-07 ~ 2017-03-08
2017-02-06 ~ 2017-03-06
정원초과
본센터 PSpice를 이용한 회로 시뮬레이션
정원 : 33, 현재 신청자 : 40
2017-02-27 ~ 2017-02-28
2017-02-02 ~ 2017-02-24
정원초과
본센터 Linux Management & EDA tools Installation
정원 : 33, 현재 신청자 : 23
2017-02-22 ~ 2017-02-24
2017-02-06 ~ 2017-02-21
신청중 
본센터 FPGA를 이용한 디지털 신호처리용 SoC 설계
정원 : 33, 현재 신청자 : 41
2017-02-20 ~ 2017-02-21
2017-01-23 ~ 2017-02-19
마감
부산대 CMOS Analog 회로설계
정원 : 65, 현재 신청자 : 65
2017-02-21 ~ 2017-02-23
2017-02-01 ~ 2017-02-17
마감
본센터 Mixed Signal Simulation Using AMS Designer v14.2 (AVUM GUI..
정원 : 33, 현재 신청자 : 23
2017-02-17 ~ 2017-02-17
2017-01-09 ~ 2017-02-16
마감
부산대 Verilog을 이용한 Digital System 설계
정원 : 30, 현재 신청자 : 30
2017-02-15 ~ 2017-02-17
2017-02-01 ~ 2017-02-13
마감
본센터 [IDEC 연구원 교육]MS180 Digital Layout 설계 방법
정원 : 33, 현재 신청자 : 20
2017-02-14 ~ 2017-02-15
2017-01-17 ~ 2017-02-13
마감
본센터 CMOS 아날로그 회로설계 기초
정원 : 99, 현재 신청자 : 66
2017-02-10 ~ 2017-02-10
2017-01-10 ~ 2017-02-09
마감
본센터 기가비트 이더넷제어기 설계와 응용설계
정원 : 21, 현재 신청자 : 28
2017-02-07 ~ 2017-02-09
2016-12-28 ~ 2017-02-06
마감
본센터 CMOS 공정 및 마스크 레이아웃
정원 : 99, 현재 신청자 : 96
2017-02-03 ~ 2017-02-03
2017-01-12 ~ 2017-02-02
마감
본센터 오픈소스 HW 플랫폼 라즈베리파이
정원 : 22, 현재 신청자 : 17
2017-02-01 ~ 2017-02-02
2016-12-28 ~ 2017-01-31
마감
전북대 MPW를 위한 Layout 교육
정원 : 35, 현재 신청자 : 19
2017-01-23 ~ 2017-01-26
2017-01-19 ~ 2017-01-26
마감

1 2 3 4 5 6 7 8 9 10 33

맨위로