왼쪽타이틀이미지

서브비주얼 이미지

서브타이틀

한국 반도체산업의 경쟁력 IDEC에서 설계인력양성의 발판을 마련하겠습니다
주관 광운대 구분 설계강좌 / / 초급 / 이론+실습 마감
강의제목 Full-custom 설계 실습
강의일자 2017-07-03 ~ 2017-07-05 신청기간 2017-06-19 ~ 2017-06-25
정원 40명 현재신청자 38명
수강료(일반) 무료 수강료(학생) 무료
수강대상 학부생, 대학원생, 일반인
사전지식
선수과목
1) 집적회로설계
2) 집적회로공정
3) 반도체소자

[강의목표]

Full-custom 방식의 CMOS 설계 과정의 이해 및 학습

 

[강의개요]

CMOS 회로 설계 tool을 이용한 CMOS 스케매틱 및 레이아웃 설계 방법을 배운다.

이를 위해 Cadence Schematic Editor, Cadence Spectre, Cadence Layout Tool, Mentor DRC/LVS Tool의 사용법을 배우고

이를 사용한 스케매틱 설계 및 검증, 레이아웃 및 레이아웃 검증에 관한 실습을 수행한다.

 

[강의장소]

광운대학교 문화관(연구관) B210호

 

[주의사항]

최근 1년간 2회 이상 무단 결석 시, 3개월간 수강신청 자격이 박탈되므로 출석에 주의하시기 바랍니다.

강좌상세
일자2017-07-03 시간10:00 ~ 17:00 강사김용신 교수 고려대학교
내용1. Full-Custom 설계 이론 강의
- Full-Custom 설계 방법론 소개
- CMOS 소자 및 회로 기초
- Cadence Schematic tool을 이용한 설계
2. Cadence Schematic 설계 Tool 실습
- Cadence Schematic Editor 실습
- Cadence Spectre 실습
일자2017-07-04 시간10:00 ~ 17:00 강사민경식 교수 국민대학교
내용1. CMOS 집적회로 공정 이해
2. CMOS 레이아웃 디자인 룰 이해
3. Cadence 레이아웃 툴 사용법 실습
4. Mentor DRC 및 LVS 툴 사용법 실습
일자2017-07-05 시간10:00 ~ 17:00 강사민경식 교수 국민대학교
내용1. MPW 설계 절차 및 방법 강의
2. Layout Verification 강의
3. ESD, Interconnect 및 power design 강의
4. 셀 및 블록 레이아웃 및 DRC/LVS 실습
- Cadence Layout tool 사용
- Mentor DRC/LVS tool 사용
강의장소
담당자 연락처
  • 광운대 캠퍼스 담당자 : 박수견
  • 연락처 : 02-940-5448
  • 이메일 : smartipc@kw.ac.kr

맨위로