왼쪽타이틀이미지

서브비주얼 이미지

서브타이틀

한국 반도체산업의 경쟁력 IDEC에서 설계인력양성의 발판을 마련하겠습니다
주관 경북대 구분 설계강좌 / Digital / 초급 / 이론+실습 마감
강의제목 Zynq 및 Vivado를 이용한 SoC/FPGA 기본 설계 실습
강의일자 2018-07-23 ~ 2018-07-24 신청기간 2018-06-14 ~ 2018-07-17
정원 40명 현재신청자 36명
수강료(일반) 무료 수강료(학생) 무료
수강대상 전기, 전자, 정보통신 관련 전공 학부생/대학원생 및 산업체 인력
사전지식
선수과목
디지털회로, 디지털시스템

[강의목표]

기초 SoC 이해 및 실습을 통한 프로젝트 설계를 이해한다.

 

[강의개요]

ZYNQ는 ARM(Cortex A9)을 내장하고 있는 FPGA로, SoC 구조의 시스템을 구성하여 쉽게 HW를 검증할 수 있는 강점을 가지고 있다. 본 강의에서는 zynq를 이용한 설계 구조 이해와 함께, SoC/FPGA 영역에서 준비 된 I/O를 제어하기 위해 직접 실습을 진행한다.

 

[강의장소]

경북대 IT대학 2호관 206호

  

출석 100%, 퀴즈 3/5문제 통과시 수료증이 발급됩니다.  

 (강의 종료후 강의실 내에서 5-10분간 강의 평가 및 퀴즈 제출시간이 주어집니다)

최근 1년간 2개의 교육에 대해 전일 무단 결석했을 시, 추후 3개월간 수강신청이 자동 차단 되오니 유의 바랍니다.

강의 시작 최소 3일 전(공휴일 제외) 홈페이지에서 수강 취소 해야 정상 취소처리 됩니다.

수강신청 기간 이후에는 캠퍼스 교육 담당자에게 메일로 문의 바랍니다.

강좌상세
일자2018-07-23 시간10:00 ~ 12:00 강사조재현 연구원 ㈜휴인스
내용○ SoC 및 AMBA bus 개요
○ Xilinx Zynq7000을 이용한 SoC 설계구조 이해
일자2018-07-23 시간13:00 ~ 17:00 강사조재현 연구원 ㈜휴인스
내용○ 개발 프로젝트 설계를 위한 환경 이해 및 실습
○ Process System을 포함한 프로젝트 이해 및 실습
○ Prgrammable Logic을 포함한 프로젝트 이해 및 실습
일자2018-07-24 시간10:00 ~ 12:00 강사조재현 연구원 ㈜휴인스
내용○ ARM 영역에서의 설계 이론
○ GPIO 설계 및 IP packaging
일자2018-07-24 시간13:00 ~ 17:00 강사조재현 연구원 ㈜휴인스
내용○ ILA를 통한 BRAM 생성 및 디버그
○ TFT-LCD 및 Camera 동작 이론 및 실습
강의장소
담당자 연락처
  • 경북대 캠퍼스 담당자 : 김정경
  • 연락처 : 053-950-6858
  • 이메일 : idec@ee.knu.ac.kr

맨위로