Logo

회원가입로그인 ENGLISH naver youtube  
search 

IP명 Design of low-power high-resolution hybrid ADCs
Category Analog Application Communication Circuit
실설계면적 4㎛ X 4㎛ 공급 전압 1.2V
IP유형 Hard IP 동작속도 2GHz
검증단계 Silicon 참여공정 SS65-1902
IP개요 ADC를 design하는 데에 있어 전력 소모를 줄이는 것은 중요하다. SAR ADC의 경우 생산 공정이 줄어듦에 있어 전력 소모를 많이 줄일 수 있었으나, 고 해상도를 목표로 하는 delta-sigma ADC의 경우에는 생산 공정에 영향을 많이 받지 못하였다. 특히, delta-sigma ADC로 많이 사용되는 switched-capacitor integrator 회로의 경우 OTA 를 base로 하여 동작을 한다. 그러나 OTA는 전력 소모가 많고, 줄어든 공정에 따른 gain의 감소가 해상도에도 영향을 미쳐 전력 소모를 많이 줄이지 못하였다. 이와 같은 문제를 해결하기 위해, OTA를 Zero-Crossing-Detector(ZCD)와 전류 원으로 대체한 Zero-Crossing-Based Integrator(ZCBI) 회로가 소개 되었다. ZCD의 경우 OTA 보다 전력 소모가 훨씬 적기 때문에 전체적인 전력 소모를 줄일 수 있다. 그러나, ZCD도 지속적인 bias current가 흘러 전력을 좀 더 소모할 가능성이 있다. 따라서 이 연구에서는 ZCD를 inverter, offset을 저장하는 switch와 capacitor로 대체한 Inverter-Based Switched-Capacitor 회로를 설계하여 좀더 전력 소모를 낮출것이다.
- 레이아웃 사진 -