IP명 | 3.24Gbps/5.4Gbps Embedded CDR for DisplayPort v1.2 | ||
---|---|---|---|
Category | Analog | Application | display port |
실설계면적 | 4㎛ X 4㎛ | 공급 전압 | 1.2V |
IP유형 | Hard IP | 동작속도 | 6GHz |
검증단계 | Silicon | 참여공정 | SS65-1401 |
IP개요 | 본 설계 제안서에서 제안하는 설계회로는 고화질의 대형 디스플레이를 동작시키기 위한 새로운 그래픽 인터페이스의 표준인 DisplayPort v1.2 수신기 의 세부 블록들로, 송신기에서 보내온 신호를 복원하는 2.5 ~ 6.5Gbps 클록 및 데이터 복원기와 수신기에서 사용할 클록을 발생시키는 250 ~ 650MHz 5000ppm 스프레드 스펙트럼 클록발생기이다. DisplayPort v1.2는 신호가 전송되는 환경과 거리에 따라서 5.4Gbps와 3.24Gbps의 두 가지 데이터 전송속도를 가지며, 이에 따라 모든 세부 블록들이 넓은 주파수대역에서 안정적으로 동작할 필요가 있다. | ||
- 레이아웃 사진 - |