Logo

회원가입로그인 ENGLISH naver youtube  
search 

캠퍼스 전남대 구분 설계강좌 / 공통 / 초중급 / 이론 마감
강의제목 우주용 CMOS 집적회로 이론 및 실습
강의일자 2024-08-19 ~ 2024-08-20 신청 및 취소기간 석·박사 : 2024-07-22 00:00 ~ 2024-07-28 23:59
전  체  : 2024-07-29 00:00 ~ 2024-08-14 23:59
강의형태 대면 신청현황 20/30명
강의형태 온라인 신청현황 100/100명
수강료(일반) 무료 수강료(학생) 무료
수강대상 CMOS에 관심있는 대학원생 및 학부생, 재직자
사전지식
선수과목
전자회로, 디지털회로, 전파공학
강의목표

CMOS 기반 위성용 반도체 집적회로의 설계의 기본 개념을 이해하고,
Cadence사의 Tool의 기본 사용법을 습득하고 회로 설계에 적용한다.

강의개요

본 강좌에서는 위성용 CMOS기반 집적회로 설계를 위한 기초 이론을 배우고, RF 및 Digital 기본 회로를 실습하여, 반도체 설계에 대한 기초적인 기술을 습득한다.

참고사항

♦ 본 강좌의 실습은 PDK 보안 문제로 강사님의 시연 및 영상으로 대체됩니다.
♦ 강의안내(zoom url 포함)는 강의 1일전 메일로 안내되고 있으니, 메일함(스팸메일함)을 확인하여 주시기 바랍니다.
♦ 학교명/회사명, 직급/교과과정이 '기타, 없음'으로 되어 있으신 경우 수강 취소 될 수 있으니 수강신청 전 꼭 확인하여 주시기 바랍니다.
♦ 출석 100%, 퀴즈 3/5문제 통과시 수료증이 발급됩니다.
♦ 수강신청 기간 내에 홈페이지에서 수강 취소해야 정상 취소처리 됩니다.
♦ 1개 교육에 대해 전일 결석시, 추후 3개월간 수강신청이 자동차단됩니다. (취소는 홈페이지에서 직접 가능)

강좌상세
일자 2024-08-19 시간 09:00 ~ 12:00 강사 문성모 책임연구원 한국전자통신연구원
내용 ○ 우주 환경과 위성 개요
○ 위성 탑재용 RF 부품의 역할과 응용
○ 위성용 CMOS 공정 선택 고려 사항
○ 위성용 내방사선 RF 집적회로 설계 기법
○ 위성용 내방사선 Digital 집적회로 설계 기법

일자 2024-08-20 시간 09:00 ~ 12:00 강사 문성모 책임연구원 한국전자통신연구원
내용 ○ 위성용 주파수 합성기 이론 및 구조
○ 위성용 PLL용 Digital 회로 (Logic) 설계 실습
○ 위성용 국부발진기, 신호발생기 설계 실습

강의장소

전남대학교 공과대학 7호관/ zoom

담당자 연락처

     마감

로그인 후 신청 가능합니다.