Logo

회원가입로그인 ENGLISH naver youtube  
search 

캠퍼스 광운대 구분 설계강좌 / Digital / 초급 / 이론 마감
강의제목 2.5D chiplet 설계를 위한 CAD 알고리즘 활용
강의일자 2023-07-17 ~ 2023-07-18 신청 및 취소기간 석·박사 : 2023-07-03 00:00 ~ 2023-07-09 23:59
전  체  : 2023-07-10 00:00 ~ 2023-07-13 23:59
강의형태 대면 신청현황 32/50명
수강료(일반) 무료 수강료(학생) 무료
수강대상 대학원생(석/박사), 대학생, 기업 및 연구소 연구원
사전지식
선수과목
- 사전지식: Transistor와 Logic gate, Logic circuit (combinational, sequential)의 동작에 대한 이해
- 선수과목: 논리회로설계 관련 과목 (필수), 디지털시스템설계 관련 과목 (선택)
강의목표

- 집적회로 및 VLSI를 설계하는 CAD 알고리즘과 EDA flow를 이해한다.
- EDA tool을 활용한 2.5D SoC 설계 및 검증 방법을 이해한다.

♦ 석/박사과정 우선 신청을 진행합니다.(수강신청 1일차 우선 신청 가능)

강의개요

본 강의에서는 각 chiplet의 설계에 필요한 CAD 알고리즘에 대해 다루고, 이를 2.5D SoC의 설계 및 검증에 활용하는 전체 design flow에 대해 다룬다.

참고사항

♦ 수강신청은 신청일 00시에 오픈됩니다.
♦ (대면)정원 초과가 발생하는 경우, 전화/이메일로 대기신청을 받지 않습니다.

♦ 출석 100%, 퀴즈 3/5문제 통과시 수료증이 발급됩니다.
♦ 수강신청 기간 내에 홈페이지에서 수강 취소해야 정상 취소처리 됩니다.
♦ 1개 교육에 대해 전일 결석시, 추후 3개월간 수강신청이 자동차단됩니다. (취소는 홈페이지에서 직접 가능)

강좌상세
일자 2023-07-17 시간 10:00 ~ 12:00 강사 박희천 조교수 국민대학교
내용 ○ Overview of VLSI & design flow
일자 2023-07-17 시간 13:00 ~ 17:00 강사 박희천 조교수 국민대학교
내용 ○ CAD 알고리즘 (1) Floorplanning
○ CAD 알고리즘 (2) Placement
○ CAD 알고리즘 (3) Clock Tree Synthesis
일자 2023-07-18 시간 10:00 ~ 12:00 강사 박희천 조교수 국민대학교
내용 ○ CAD 알고리즘 (4) Routing
○ CAD 알고리즘 (5) Timing closure
일자 2023-07-18 시간 13:00 ~ 17:00 강사 박희천 조교수 국민대학교
내용 ○ Overview: 2.5D SoC
○ 2.5D SoC 설계 flow: Passive 2.5D
○ 2.5D SoC 설계 flow: Active 2.5D
강의장소

♦ [대면] 광운대학교 연구관 B210호(이론강의실)
♦ 강의안내: 7월 14일(금) 오전에 수강신청자에게 등록된 이메일로 안내합니다.
♦ IDEC에 등록된 이메일이 정확한지 확인 및 업데이트 바랍니다.

담당자 연락처
  • 광운대 담당자 : 박수견
  • 연락처 : 02-940-5448
  • 이메일 : smartipc@kw.ac.kr

     마감

로그인 후 신청 가능합니다.