강의목표
Cadence Virtuoso를 활용한 CMOS 집적회로 설계 학습
강의개요
CMOS 회로 설계 도구를 이용하여 CMOS 집적회로를 설계하는 능력을 배양하기 위해 CMOS 소자의 제조 기술, CMOS inverter및 차동 증폭기의 설계를 통해 Full Custom IC 설계의 기초 내용을 학습함. 이를 위해 Cadence Vortuoso(Schematic, Layout, Simulation, DRC/LVS/LPE)를 이용한 설계 실무교육을 진행함.
참고사항
♦ 출석 100%, 퀴즈 3/5문제 통과시 수료증이 발급됩니다.
♦ 수강신청 기간 내에 홈페이지에서 수강 취소해야 정상 취소처리 됩니다.
♦ 1개 교육에 대해 전일 결석시, 향후 8개월간 수강 신청이 자동으로 제한되며, 기존 수강신청도 전면 취소됩니다
강좌상세
| 일자 |
2025-08-11 |
시간 |
10:00 ~ 12:00 |
강사 |
장영찬 교수 금오공과대학교 |
| 내용 |
○ Full Custom IC 설계 소개
○ CMOS 반도체 일괄공정 소개
○ UNIX, VI Editor 및 Cadence 설계 Tool의 이해
|
| 일자 |
2025-08-11 |
시간 |
13:00 ~ 17:00 |
강사 |
장영찬 교수 금오공과대학교 |
| 내용 |
○ Cadence Virtuoso 활용 Schematic 설계
○ Spectre 이용한 회로 해석
○ Inverter의 TR/DC/AC 해석 실습
|
| 일자 |
2025-08-12 |
시간 |
10:00 ~ 12:00 |
강사 |
장영찬 교수 금오공과대학교 |
| 내용 |
○ Layout 개념
○ Cadence Virtuoso 활용 Layout 설계
○ DRC/LVS/LPE의 개념 및 이해
|
| 일자 |
2025-08-12 |
시간 |
13:00 ~ 17:00 |
강사 |
장영찬 교수 금오공과대학교 |
| 내용 |
○ Inverter - Layout 설계
○ Inverter - Layout Verification (DRC, LVS, LPE)
|
| 일자 |
2025-08-13 |
시간 |
10:00 ~ 12:00 |
강사 |
장영찬 교수 금오공과대학교 |
| 내용 |
○ 차동 증폭기 - Schematic 설계
○ 차동 증폭기 - TR/DC/AC Simulation 검증
|
| 일자 |
2025-08-13 |
시간 |
13:00 ~ 17:00 |
강사 |
장영찬 교수 금오공과대학교 |
| 내용 |
○ 차동 증폭기 - Layout 설계
○ 차동 증폭기 - Layout Verification (DRC, LVS, LPE)
|
강의장소
국립금오공과대학교 디지털관 435호
담당자 연락처
- 금오공대-아카데미 if($edu_db['campus']!="본센터")echo "캠퍼스"; ?> 담당자 : 강서현
- 연락처 : 054-478-7448
- 이메일 : kshksh@kumoh.ac.kr
|