Logo

회원가입로그인 ENGLISH naver youtube  
search 

IP명 Second order delta-sigma ADCs for Compressed sensing image sensors.
Category Analog Application Vision Sensor
실설계면적 2.5㎛ X 3.8㎛ 공급 전압 1.8 / 3.3V
IP유형 Hard IP 동작속도 20MhzHz
검증단계 Silicon 참여공정 MS180-1804
IP개요 본 연구는 Compressive sensing (CS) 을 적용한 2차 델타-시그마 Analog-to-Digital Converter (ADC) 설계 방법을 소개한다. 최근 저전력, 고속 이미지 센서를 구현하기 위해 CS이론을 하드웨어에 적용하는 시도가 많이 이루어지고 있다. 기존 1차 델타-시그마 ADC는 기존 ADC 중에서 CS를 구현하기에 가장 적합한 것으로 알려져 있다. 하지만 이미지 센서의 해상도가 높아지면서 동작속도가 기하급수적으로 감소하는 한계를 지닌다. 본 연구에서는 2차 델타-시그마 ADC를 사용하여 고속, 고해상도 이미지 센서용 ADC를 설계하였다. 또한 ADC 입력으로 랜덤 신호를 발생시키기 위해 Linear Feedback Shift Register (LFSR)를 사용한 CS multiplexer를 설계하였다. 본 설계는 0.18um standard CMOS공정을 사용하였으며 아날로그 회로와 디지털 회로를 모두 포함한다.
- 레이아웃 사진 -