
| IP명 | 3.2Gb/s CDR circuit using half-rate linear PD with widened UP/DN pulses | ||
|---|---|---|---|
| Category | Analog | Application | High speed interface |
| 실설계면적 | 3.8㎛ X 3.8㎛ | 공급 전압 | 1.8V |
| IP유형 | Hard IP | 동작속도 | 3.2Gb/sHz |
| 검증단계 | Silicon | 참여공정 | MS180-1503 |
| IP개요 | UP/DN 펄스 폭을 증가시킨 Half-Rate Linear Phase Detector를 이용한 CDR circuit |
||
|
- 레이아웃 사진 -
|
|||


