
VOD
| 제목 | 강사정보 | 등록일 | |
|---|---|---|---|
| 2 | [무료세미나]Fallacies of Computational Analog | 송방섭 교수(U.S San Diego) | 2016.03.25 |
| 1 | (2014) VHDL 코드를 이용한 디지털회로 설계 및 simulation | Honey Durga Tiwari 교수 | 2015.11.23 |
교육자료
| 제목 | 작성자 | 작성일 | 조회 |
|---|
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 551 |
[답변] Trouble installing Design Compiler
Hello Physical IP address is not the mac address of your netwo.. |
선혜승 | 21.12.02 | 11 |
| 550 |
[답변] Trouble installing Design Compiler
Hello, I hope you are doing well. I followed your step and configure it By the serv.. |
Usman Muhammad | 21.12.03 | 8 |
| 549 |
[답변] Trouble installing Design Compiler
Hello Check your license daemon server &n.. |
선혜승 | 21.12.03 | 23 |
| 548 |
Cadence Layout XL 관련해서 질문드립니다.
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : EDA Tool 버전(SCL/LCU/MGL.. |
김정남 | 21.10.26 | 71 |
| 547 |
[답변] Cadence Layout XL 관련해서 질문드립니다.
안녕하세요. IDEC 연구원 조인신입니다. *WARNING* Command global_route requ.. |
조인신 | 21.10.26 | 96 |
| 546 |
[답변] Mentor Calibre 다운로드 관련
tar파일 역시 아래 메세지를 확인할 수 있었습니다. ftp> get aoi_cal_2021.2_28.15_.. |
김승준 | 21.10.19 | 18 |
| 545 |
DRC waive관련
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : EDA Tool 버전(SCL/LCU/MGLS 포함.. |
문한결 | 21.10.15 | 76 |
| 544 |
[답변] DRC waive관련
IDEC 선혜승입니다 아닙니다 문제되지 않습.. |
선혜승 | 21.10.15 | 134 |
| 543 |
Multi clock Timing constraint
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : EDA Tool 버전(SCL/LCU/MGLS 포함.. |
문한결 | 21.10.06 | 17 |
| 542 |
[답변] Multi clock Timing constraint
IDEC 선혜승입니다 CLK_IN, CLK_gen 이렇게 2가지에 대해서.. |
선혜승 | 21.10.07 | 39 |
| 541 |
[답변] HSPICE 라이센스 관련 문의드립니다
조인선 연구원님, 안녕하세요, 포항공대 황현상교수님 연구실 이동욱입니다. 말.. |
이동욱 | 21.10.07 | 52 |
| 540 |
[답변] HSPICE 라이센스 관련 문의드립니다
라이선스 데몬 구동에는 문제가 없어 보입니다. 하지만 라이선스 데몬 구동과 관련.. |
조인신 | 21.10.08 | 109 |
| 539 |
virtuoso 실행 오류(IC617)
--EDA Tool정보-- --EDA Tool정보-- --EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함.. |
송윤흡 | 21.10.05 | 88 |
| 538 |
[답변] virtuoso 실행 오류(IC617)
안녕하세요. IDEC 연구원 조인신입니다. 첨부한 내용 중 setenv OA_HOME /hom.. |
조인신 | 21.10.05 | 40 |
| 537 |
[답변] virtuoso 실행 오류(IC617)
말씀하신 대로 폴더를 변경한 다음 다음과 같은 에러 메세지가 나옵니다. .. |
송윤흡 | 21.10.06 | 17 |
| 536 |
[답변] virtuoso 실행 오류(IC617)
설치는 Base -> Hotfix_ISR12 -> Hotfix_ISR23 순으로 설치하였다고 하.. |
조인신 | 21.10.06 | 13 |
| 535 |
[답변] virtuoso 실행 오류(IC617)
말씀하신대로 Hotfix_ISR23 만을 설치했는데도 동일한 오류가 발생하.. |
송윤흡 | 21.10.06 | 7 |
| 534 |
[답변] virtuoso 실행 오류(IC617)
사용하고 있는 리눅스의 type 과 버전이 어떻게 되는지 확인되지 않으나 linux_rhel60 .. |
조인신 | 21.10.06 | 14 |
| 533 |
[답변] virtuoso 실행 오류(IC617)
OS 정보입니다. 이 OS 환경에서 IC616은 해당 폴더 없이 정상동작 하는.. |
송윤흡 | 21.10.06 | 11 |
| 532 |
[답변] virtuoso 실행 오류(IC617)
centos 6.9 에서도 IC617 은 문제없이 사용할 수 있습니다. 하지만 실제 사용하는 .. |
조인신 | 21.10.06 | 7 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 1 |
e2l-접적회로-ASM 차트에서 Xilinx를 이용한 DC motor 구동
영문제목 : DC motor driving By implementing ASM chart on Xilinx FPGA 개요 : Xilin.. |
구재희 | 06.08.22 | 1027 |
1
기타 게시판
| 구분 | 제목 | 작성자 | 작성일 | 조회 |
|---|---|---|---|---|
| 참여교수 성과 - IP |
PRESENT-80 Encryption
As “Internet of Things (IoT) or “Smart Object” networks are becom.. |
신경욱 | 16.09.29 | 6 |
| 참여교수 성과 - IP |
Anti-harmonic Fractional-ratio Frequency Multiplying Delay-Locked Loop
IP Name Anti-harmonic Fractional-ratio Frequency Multiplying Delay-Locked Loop IP.. |
김종선 | 15.09.05 | 107 |
| 참여교수 성과 - IP |
All-digital Fractional-ratio Frequency Multiplying Delay-Locked Loop
An all-digital frequency multiplying delay-locked loop (FMDLL) that provides both p.. |
김종선 | 15.09.05 | 11 |
| 참여교수 성과 - IP |
LPDDR Memory Controller
The LPDDR SDRAM memory controller with the AHB interface is used to control LPDDR S.. |
이찬호 | 15.08.27 | 18 |
| 참여교수 성과 - IP |
LEA-128/192/256
Internet of things (IoT) is one of the most discussed topics and a growing trend to.. |
신경욱 | 15.08.26 | 27 |
| 참여교수 성과 - IP |
LEA-128 Encryption/Decryption
Internet of things (IoT) is one of the most discussed topics and a growing trend to.. |
신경욱 | 15.08.26 | 19 |
| 참여교수 성과 - IP |
LEA-128 Encryption
Internet of things (IoT) is one of the most discussed topics and a growing trend to.. |
신경욱 | 15.08.26 | 20 |
| 공지사항 |
제23회 한국반도체학술대회 Chip Design Contest (CDC) 개최 (2016.02.23..
IC Design Education Center(IDEC) .. |
김하늘 | 15.11.09 | 7171 |
| 참여교수 성과 - 특허 |
Digital Background Calibration By dividing & swapping capacitor to r..
Digital Background Calibration By dividing & swapping capacitor to reduce the effec.. |
심재윤 | 14.09.11 | 41 |
| 참여교수 성과 - IP |
Wide Range CDR for MIPI M-PHY
Category Analog & Mixed Signal > Timing/Clock Circuit > Others Description .. |
김철우 | 14.09.20 | 38 |
| 참여교수 성과 - IP |
Digitally Controlled Single-Inductor Multiple-Output(SIMO)
Category Analog & Mixed Signal > Power Management Circuit > DC-DC Converter > (Ty.. |
김철우 | 14.09.20 | 17 |
| 참여교수 성과 - IP |
6Gbps injection locked CDR
Category Analog & Mixed Signal > Timing/Clock Circuit > Others Description .. |
김철우 | 14.09.20 | 20 |
| 참여교수 성과 - IP |
2.3GHz ~ 3GHz Fractional-N Synthesizer based on sub-sampling PLL
Category Analog & Mixed Signal > Timing/Clock Circuit > PLL > (Output Freq.) Over.. |
김철우 | 14.09.20 | 23 |
| 참여교수 성과 - 논문 |
High Throughput LuBy Transform Code Decoder Using Transposable Regis..
|
정기석 | 14.09.03 | 15 |
| 참여교수 성과 - IP |
Reduced Sample and Hold (S/H) count 100MS/s 10-bit Pipeline Analog-t..
Category Analog & Mixed Signal > Data Converter > A/D Converter > (Resolution) Un.. |
김철우 | 14.09.20 | 20 |
| 참여교수 성과 - IP |
5.12GHz injection-locked phase locked loop
Category Analog & Mixed Signal > Timing/Clock Circuit > PLL > (Output Freq.) Over.. |
김철우 | 14.09.20 | 12 |
| 공지사항 |
제22회 한국반도체학술대회 Chip Design Contest(CDC) 개최(2015.02.11(..
IC Design Education Center(IDEC) 제22회 한국반도체학술대회 Chip Design Contest.. |
구재희 | 14.10.20 | 26922 |
| 참여교수 성과 - IP |
256bit MTP
Byte Data Read - Write: Erase/Program Reference Voltage - VREF_CP: 1.042V~1.125V.. |
김영희 | 14.09.17 | 277 |
| 참여교수 성과 - IP |
AXI protocol converter
AXI4 protocol converter converts the protocols for communication between t he AXI4.. |
이찬호 | 14.09.02 | 16 |
| 참여교수 성과 - IP |
8x8 AXI Interconnect
8x8 AXI3 Interconnect matrix has five independent channels of communicati on using.. |
이찬호 | 14.09.02 | 21 |


