Logo

회원가입로그인 ENGLISH naver youtube  
search 

AND 검색 : 단어사이 띄어쓰기.     예) 반도체⌒설계

OR    검색 : 단어사이 or 표기.       예) 반도체⌒or⌒설계


VOD
  제목 강사정보 등록일
16 (2025) Cell-Based Chip Design Flow_Day5 김연태,선혜승/연구원/IDEC 2025.12.30
15 FPGA 기반 시스템 설계 (SDrAM 컨트롤러 및 NIOS 프로세서 IP 활용) 박근용/대표/(주)레디에이트 2025.02.25
14 [IDEC 제작강좌] Full Custom Layout Design (DrC&LVS) 정용운/조교수/세종대학교 2024.10.23
13 딥러닝 기초 및 설계 김동국/교수/전남대학교 2024.08.09
12 SystemVerilog를 이용한 검증 방법론 이중희 부교수(고려대) 2024.02.14
11 SDrAM 제어를 통해 배우는 FPGA 임베디드 시스템 설계 기초 박근용 대표 (주)레디에이트 2024.02.07
10 Low-Dropout (LDO) Regulator 회로설계 김현식/교수/KAIST 2023.03.17
9 FPGA환경하에서 메모리 콘트롤러 설계 및 테스트 박근용 대표 (주)레디에이트 2023.02.01
8 PMIC 설계 기초 및 응용 박병하 교수 서강대학교 2021.09.17
7 반도체 집적회로를 설계하기 위한 Full Custom 개요 남철 전무 2021.03.09
6 XMODEL을 활용한 실리콘포토닉스 시스템 모델링 및 시뮬레이션 김재하 교수(서울대) 2020.07.30
5 비휘발성 메모리 Overview 정두석 교수(한양대) 2020.06.04
4 임베디드 시스템 기초 최수일/교수/전남대학교 2019.10.21
3 [무료세미나]Fallacies of Computational Analog 송방섭 교수(U.S San Diego) 2016.03.25
2 (2014)SoC Architecture 한태희 교수(성균관대학교) 2014.10.31
1 (2013)SoC architecture 설계 유승주 교수(포항공대) 2013.10.24
교육자료
  제목 작성자 작성일 조회
7 [ 캠퍼스](한양대) SDrAM 제어를 통해 배우는 FPGA 임베디드 시스템 설계 기초 박명희 24.01.18 2074
6 AnDroid Platform Architecture 분석 김영지 17.11.01 204
5 Linux Device Driver 설계 기술 구재희 02.07.05 120
4 Linux Device Driver 설계 기술 구재희 01.09.19 80
3 Linux Device Driver 설계 기술 구재희 01.08.03 39
2 Linux Device Driver 설계 기술 구재희 01.06.29 47
1 Memory(DrAM) Design Overview 구재희 13.08.01 897
질문/답변
  제목 작성자 작성일 조회
662 [김소영] libGL error 해결문의

그림파일에서와 같이 libGL error: failed to load Driver: swrast 가 발생하는데, 해..

김지훈 17.02.21 18
661 [답변] libGL error 해결문의

사용하고 있는 서버에 libGL 관련 rpm 이 설치되어 있지 않거나 버전이 낮아 문제..

조인신 17.02.21 38
660 MPW 매그나칩 035 PAD룰 관련 질문

안녕하세요 경북대학교 신장규교수님 연구실 김상환입니다. 다름이 아니라 IDEC에서 제..

김상환 17.02.08 21
659 [답변] MPW 매그나칩 035 PAD룰 관련 질문

안녕하세요. IDEC 연구원 조인신입니다.   문의한 사항에 대해 Waive 가능 여부..

조인신 17.02.09 17
658 [답변] MPW 매그나칩 035 PAD룰 관련 질문

안녕하세요. IDEC 연구원 조인신입니다.   문의하신 사항에 대해서는 유선상으로..

조인신 17.02.08 17
657 삼성64n 설계문의

안녕하세요. 1. DrC 의 RVE애서는 이전 다른 팀의 예와 같은 오류 메세지만 남아서 안심..

김영기 17.01.24 42
656 [답변] 삼성64n 설계문의

  IDEC 선혜승입니다     유선으로 말씀드렸습니다   내일 오후..

선혜승 17.01.24 54
655 [답변] 삼성65n 설계후 최종 제출 파일(GDS) 생성 방법

  IDEC 선혜승입니다     Top cell 을 열어서   CALIBRE Drc 를..

선혜승 17.01.13 72
654 [답변] MPW1603 s65 공정 DB 업로드 관련 요청

  IDEC 선혜승입니다     디자인을 잘 들어왔고 이상없이 STREAM IN ..

선혜승 17.01.13 20
653 [답변] [답변] MPW1603 s65 공정 DB 업로드 관련 요청

 이상하네요...   저희쪽에서 stream in 한 파일로 Drc를 수행했을 때는&nbs..

임주환 17.01.13 10
652 [답변] [답변] [답변] MPW1603 s65 공정 DB 업로드 관련 요청

IDEC 선혜승입니다     calibre setup 부분에서  l6lp.layermap 파일을..

선혜승 17.01.13 11
651 [답변] [답변] [답변] [답변] MPW1603 s65 공정 DB 업로드 관련 요청

 넵. 알겠습니다.   에러 리포트 재 작성하여 업로드하겠습니다.   ..

임주환 17.01.13 39
650 MS350 digital IO pad 근처 DrC error

안녕하세요. 울산과기원 박준식입니다. DrC 관련 에러 질문 드립니다. digital IO pin ..

박준식 17.01.12 23
649 [답변] MS350 digital IO pad 근처 DrC error

  IDEC 선혜승입니다    해당 IO 셀들이  디지털 IO 셀이라면&nb..

선혜승 17.01.12 32
648 [염정열] MS350 LVS 및 DrC 진행시 오류 문의 드립니다.

안녕하세요 MS350 PDK를 이용해서 LVS 및 DrC를 진행하고 있는데 Nothing in layout.Co..

이용석 17.01.12 64
647 [답변] MS350 LVS 및 DrC 진행시 오류 문의 드립니다.

문제가 발행하는 layout cell 이 깨지거나 이상해져서 그런 것이니  다른 library ..

조인신 17.01.12 60
646 [답변] [답변] MS350 LVS 및 DrC 진행시 오류 문의 드립니다.

 두 방법 모두 시도해보니 여전히 같은 오류가 발생합니다.   혹시 해..

이용석 17.01.12 32
645 [답변] [답변] [답변] MS350 LVS 및 DrC 진행시 오류 문의 드립니다.

  IDEC 선혜승입니다     툴을 아예 끄고  새로 띄워서 다..

선혜승 17.01.12 112
644 [이상국] IP 변경 관련 문의드립니다.

안녕하세요? 카이스트 이상국 교수님 연구실의 노영석입니다.   저희가 서버실 ..

노영석 17.01.10 10
643 [답변] IP 변경 관련 문의드립니다.

안녕하세요. IDEC 연구원 조인신입니다.   서버의 IP 만 변경되는 것이라면 ..

조인신 17.01.10 10
자료실
  제목 작성자 작성일 조회
1 e2l-접적회로-Memory cell and structure

영문제목 : Memory cell and structure 개요 : ● Memory cell 이란 ? ● Memory cell 구..

구재희 04.12.30 719
1 2
기타 게시판
구분 제목 작성자 작성일 조회
참여교수 성과 - 논문 2.3 A 71.3mJ/Frame End-to-End Driving Processor with Flexible Hetero..

이규호 26.04.17 0
참여교수 성과 - 논문 SERAH-CIM: Sparsity-Aware Effective Row Activation Analog-Digital Hy..

이규호 26.04.17 0
참여교수 성과 - 논문 Parasitic-Aware Design of a 0.4–6-GHz QuaDrature LO Generator in 14-..

김남석 26.04.06 7
공지사항 [EDA Tool] 2026년 정기 연구용 EDA Tool 수요조사 안내 (신청기간 : 04...

IC Design Education Center(IDEC)   2026년 정기 연구용 EDA Too..

조일선 26.04.02 5323
참여교수 성과 - 논문 Dual-Doped CylinDrical Bit-Line Pad for High-Efficiency Bulk Erase i..

전종욱 26.03.31 5
공지사항 [EDA Tool] 2026년 정기 연구용 EDA Tool 수요조사 사전 안내 (신청기간 ..

IC Design Education Center(IDEC)   2026년 정기 연구용 EDA Too..

조일선 26.03.24 1406
참여교수 성과 - 논문 Assessment of Data Retainability of 2T DrAM for Processing In-Memory..

김장현 26.03.23 7
참여교수 성과 - 논문 Non-destructive read 1T-DrAM with p–n junction gate for overcoming s..

김장현 26.03.23 4
참여교수 성과 - 논문 A 24-Gb/s Single-Ended Duobinary Transmitter with an Auxiliary Pull-..

정용운 26.03.22 9
공지사항 [홍보]차세대 반도체 소자 워크샵 2026 (2026.04.03(금) , 한국반도체산..

IC Design Education Center(IDEC) [홍보] 차세대 반도체 소자 워크샵 2026 2026.0..

이의숙 26.03.18 379
참여교수 성과 - 논문 A Compact Slew-Rate-Enhanced Class-AB Buffer Amplifier Using Interna..

김종석 26.03.11 9
참여교수 성과 - 논문 A 10b Display Driver IC with a Pivoting Translinear-Loop DAC-in-Buff..

김현식 26.03.11 7
참여교수 성과 - 논문 A 10-Bit Source-Driver IC for 6285-PPI OLED-on-Silicon Displays with..

김종석 26.03.10 13
MPW공지사항 [SF28 & SS28] DrC GR953 패키지 불가 안내 (2024.11.01)

작성일 : 2024.11.01 GR953 에러는 IO관련 에러로 waive 하여 진행 할 수 있..

김연태 26.03.10 193
참여교수 성과 - 논문 A 0.292pJ/b 56Gb/s/wire Capacitively Driven Simultaneous Bidirection..

최우석 26.03.04 16
참여교수 성과 - 논문 A Synthesizable Quarter-Rate CDr based on All DigitalFractional-N PL..

심재윤 26.02.24 4
참여교수 성과 - 논문 A Novel Sweep Signal Generation Driver Using Current Copy Method

정훈주 26.02.23 3
참여교수 성과 - 논문 IR Drop-independent 8T1C LTPS pixel circuit for medium-sized AMOLED ..

정훈주 26.02.23 5
참여교수 성과 - 논문 A Study on a Quarter-Rate Clock-Less CDr for MIPI A-PHY Gear 2 App..

문용 26.02.23 11
참여교수 성과 - 논문 FPD-Link III 규격 호환 1.5 Gbps Quarter-rate Clock-less CDr 연구

문용 26.02.23 6
1 2 3 4 5 6 7 8 9 10 77