
VOD
| 제목 | 강사정보 | 등록일 | |
|---|---|---|---|
| 16 | (2025) Cell-Based Chip Design Flow_Day5 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 15 | FPGA 기반 시스템 설계 (SDrAM 컨트롤러 및 NIOS 프로세서 IP 활용) | 박근용/대표/(주)레디에이트 | 2025.02.25 |
| 14 | [IDEC 제작강좌] Full Custom Layout Design (DrC&LVS) | 정용운/조교수/세종대학교 | 2024.10.23 |
| 13 | 딥러닝 기초 및 설계 | 김동국/교수/전남대학교 | 2024.08.09 |
| 12 | SystemVerilog를 이용한 검증 방법론 | 이중희 부교수(고려대) | 2024.02.14 |
| 11 | SDrAM 제어를 통해 배우는 FPGA 임베디드 시스템 설계 기초 | 박근용 대표 (주)레디에이트 | 2024.02.07 |
| 10 | Low-Dropout (LDO) Regulator 회로설계 | 김현식/교수/KAIST | 2023.03.17 |
| 9 | FPGA환경하에서 메모리 콘트롤러 설계 및 테스트 | 박근용 대표 (주)레디에이트 | 2023.02.01 |
| 8 | PMIC 설계 기초 및 응용 | 박병하 교수 서강대학교 | 2021.09.17 |
| 7 | 반도체 집적회로를 설계하기 위한 Full Custom 개요 | 남철 전무 | 2021.03.09 |
| 6 | XMODEL을 활용한 실리콘포토닉스 시스템 모델링 및 시뮬레이션 | 김재하 교수(서울대) | 2020.07.30 |
| 5 | 비휘발성 메모리 Overview | 정두석 교수(한양대) | 2020.06.04 |
| 4 | 임베디드 시스템 기초 | 최수일/교수/전남대학교 | 2019.10.21 |
| 3 | [무료세미나]Fallacies of Computational Analog | 송방섭 교수(U.S San Diego) | 2016.03.25 |
| 2 | (2014)SoC Architecture | 한태희 교수(성균관대학교) | 2014.10.31 |
| 1 | (2013)SoC architecture 설계 | 유승주 교수(포항공대) | 2013.10.24 |
교육자료
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 7 | [ 캠퍼스](한양대) SDrAM 제어를 통해 배우는 FPGA 임베디드 시스템 설계 기초 | 박명희 | 24.01.18 | 2067 |
| 6 | AnDroid Platform Architecture 분석 | 김영지 | 17.11.01 | 203 |
| 5 | Linux Device Driver 설계 기술 | 구재희 | 02.07.05 | 119 |
| 4 | Linux Device Driver 설계 기술 | 구재희 | 01.09.19 | 79 |
| 3 | Linux Device Driver 설계 기술 | 구재희 | 01.08.03 | 39 |
| 2 | Linux Device Driver 설계 기술 | 구재희 | 01.06.29 | 47 |
| 1 | Memory(DrAM) Design Overview | 구재희 | 13.08.01 | 897 |
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 453 |
HL18G 공정 Calibre 중 PEX 질문입니다.
조인신 연구원님께 질문이 있습니다. 안녕하십니까 현재 경상대학교 한석붕교수님 연구.. |
석인철 | 16.07.25 | 15 |
| 452 |
[답변] HL18G 공정 Calibre 중 PEX 질문입니다.
안녕하세요. IDEC 연구원 조인신입니다 에러 메시지를 보면 rule 파일의.. |
조인신 | 16.07.25 | 7 |
| 451 |
[답변] [답변] HL18G 공정 Calibre 중 PEX 질문입니다.
파일경로를 변경하려하는데 변경은 rule file 5438라인의 경로를 변경해야.. |
석인철 | 16.07.25 | 2 |
| 450 |
[답변] [답변] [답변] HL18G 공정 Calibre 중 PEX 질문입니다.
안녕하세요. IDEC 연구원 조인신입니다 5438 라인에 INCLUDE /home/PDK.. |
조인신 | 16.07.26 | 6 |
| 449 |
[답변] [답변] [답변] [답변] HL18G 공정 Calibre 중 PEX 질문입니다.
Run PEX 후에 자료에나와있던데로 실행을 해보았습니다. 중간에 Map Ca.. |
석인철 | 16.07.27 | 8 |
| 448 |
[답변] [답변] [답변] [답변] [답변] HL18G 공정 Calibre 중 PEX 질문입니다.
안녕하세요. IDEC 연구원 조인신입니다 문의 내용에 대한 해결 방법을 .. |
조인신 | 16.07.27 | 19 |
| 447 |
[이재성] 삼성 65nm LVS rule file 관련 질문드립니다.
안녕하세요 고려대학교 이재성 교수님 연구실 유정환입니다. 삼성 .. |
유정환 | 16.07.25 | 8 |
| 446 |
[답변] 삼성 65nm LVS rule file 관련 질문드립니다.
IDEC 선혜승입니다 에러가 난 곳에 가서 참조하려는 파일을 찾아.. |
선혜승 | 16.07.25 | 7 |
| 445 |
[답변] [답변] 삼성공정 Top관련 질문입니다.
안녕하세요 숭실대학교 석사과정 황영주입니다. 답변 감사드립니다. &nb.. |
황영주 | 16.07.25 | 38 |
| 444 |
SS65 DrC 관련
안녕하세요...고려대학교 전 재훈입니다.(1601 참여 : 메인설계자 : 송재근) 삼성 65nm .. |
전재훈 | 16.07.22 | 48 |
| 443 |
[답변] SS65 DrC 관련
IDEC 선혜승입니다 기본적으로 maximum delay 는 minimuj 과는 다르게, &.. |
선혜승 | 16.07.22 | 88 |
| 442 |
[답변] 설치 중 이해가 도저히 안갑니다.
안녕하세요. IDEC 연구원 조인신입니다. 우선 케이던스 라이선스 데몬을 .. |
조인신 | 16.07.22 | 10 |
| 441 |
삼성 65nm DrC 오류에 관해서 질문이 있습니다.
현재 삼성 65nm공정으로 설계를 진행중입니다. layout후에 DrC검사를 하는데 오.. |
권노용 | 16.07.20 | 3 |
| 440 |
[답변] 삼성 65nm DrC 오류에 관해서 질문이 있습니다.
IDEC 선혜승입니다 올려주신 에러들은 무시가 가능한 것들입니다.. |
선혜승 | 16.07.20 | 7 |
| 439 |
018 공정 램과 롬 면적에 대해 질문입니다
이번 018 공정에서 하면서 램과 롬을 신청하여 사용했습니다. 둘 모두 adDress .. |
권오성 | 16.07.20 | 12 |
| 438 |
[답변] 018 공정 램과 롬 면적에 대해 질문입니다
공정에 따라 다릅니다만 기본적으로 동일 width length 라면 ram 이 rom 보다 큽니.. |
김연태 | 16.07.20 | 13 |
| 437 |
[문용] 삼성65nm DrC 에러
안녕하세요 숭실대학교 혼성신호시스템연구실 황영주입니다. 이번 삼성65nm 공.. |
황영주 | 16.07.20 | 77 |
| 436 |
[답변] 삼성65nm DrC 에러
IDEC 선혜승입니다 특별한 디자인 이슈가 아니라면 넘길 수 있는 것들.. |
선혜승 | 16.07.20 | 60 |
| 435 |
[답변] [답변] 삼성65nm DrC 에러
빠른답변에 감사드립니다. 한가지만 더 여쭤보고싶은게있습니다. 삼성 8/.. |
황영주 | 16.07.20 | 30 |
| 434 |
[답변] [답변] [답변] 삼성65nm DrC 에러
IDEC 선혜승입니다 삼성서버 상에서 ftp접속후 파일을 업로드를 합니다&n.. |
선혜승 | 16.07.20 | 75 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 21 |
e2l-반도체공학-반도체의 주요 응용 분야: 반도체 메모리
영문제목 : Main Applications of Semiconductor : Semiconductor Memory 개요 : 키.. |
구재희 | 05.09.07 | 1524 |
| 20 |
e2l-반도체공학-반도체의 주요 응용 분야: 반도체 메모리
영문제목 : Main Applications of Semiconductor : Semiconductor Memory 개요 : 키.. |
구재희 | 05.09.07 | 1054 |
| 19 |
e2l-반도체공학-반도체의 주요 응용 분야:컴퓨터와 반도체
영문제목 : computer & semiconductor 개요 : ● Eniac부터 4004, Pentium chip까지 발.. |
구재희 | 04.12.30 | 737 |
| 18 |
e2l-반도체공학-반도체와 경제: 반도체 분야의 career planning
영문제목 : Semiconductor career planning 개요 : ● 반도체 기술자의 유형(process, d.. |
구재희 | 04.12.30 | 1000 |
| 17 |
e2l-반도체공학-반도체의 주요 응용 분야: 반도체 메모리
영문제목 : Main Applications of Semiconductor : Semiconductor Memory 개요 : ● 종.. |
구재희 | 04.12.30 | 1205 |
| 16 |
e2l-디지털시스템-SoC용 Embedded S/W 실습
영문제목 : Embedded S/W Practice 개요 : 키워드 : Firmware, FPGA, Device Driver.. |
구재희 | 07.11.30 | 901 |
| 15 |
e2l-디지털시스템-소프트웨어 래디오 설계 방법론
영문제목 : SDr 개요 : This course is to describe the considerations in the design.. |
구재희 | 06.12.21 | 842 |
| 14 |
e2l-디지털시스템-SoC용 Embedded S/W 실습
영문제목 : Embedded S/W Practice 개요 : 2005년 정부의 임베디드 소프트웨어 지원 정.. |
구재희 | 05.09.20 | 926 |
| 13 |
e2l-디지털시스템-마이크로프로세서 설계
영문제목 : Microprocessor Design 개요 : ● Memory(ROM, Static RAM, Dynamic RAM, SD.. |
구재희 | 04.12.30 | 1002 |
| 12 |
e2l-아날로그 회로-MOS FET 증폭기 회로 해석 및 응용
Drain 증폭기, 소신호 등가회로, PSPICE |
구재희 | 05.09.07 | 1178 |
| 11 |
e2l-아날로그 회로-MOS FET 증폭기 회로 해석 및 응용
Drain 증폭기, 소신호 등가회로, PSPICE |
구재희 | 04.12.30 | 1971 |
| 10 |
e2l-아날로그 회로-CMOS 메모리의 종류, 기능 및 이들의 내부회로의 이해와 응용
영문제목 : Introduction to Memory 개요 : ● CMOS 메모리의 종류, 기능, 발전사, 사.. |
구재희 | 04.12.30 | 1245 |
| 9 |
e2l-아날로그 회로-CMOS 정전압과 정전류원 구성 회로 해석 및 응용
영문제목 : Analysis and Applications of CMOS Voltage and Current Reference Circuits.. |
구재희 | 04.12.30 | 1464 |
| 8 |
e2l-접적회로-ASM 차트에서 Xilinx를 이용한 DC motor 구동
영문제목 : DC motor Driving by implementing ASM chart on Xilinx FPGA 개요 : Xilin.. |
구재희 | 06.08.22 | 1027 |
| 7 |
e2l-접적회로-Memory cell and structure
영문제목 : Memory cell and structure 개요 : 키워드 : 메모리, ROM, SRAM, DrAM |
구재희 | 05.09.07 | 646 |
| 6 |
e2l-접적회로-Synchronous Digital System
영문제목 : Synchronous Digital System 개요 : ● D latch(dynamic & static) ● D Fli.. |
구재희 | 04.12.30 | 741 |
| 5 |
e2l-접적회로-Dynamic CMOS Logic
영문제목 : Dynamic CMOS Logic 개요 : ● 동적 논리회로의 구성 및 특성 ● Domino lo.. |
구재희 | 04.12.30 | 803 |
| 4 |
e2l-접적회로-Static CMOS Logic
영문제목 : Static CMOS Logic 개요 : ● 기본 논리 게이트의 CMOS 회로 및 특성 ● 복합.. |
구재희 | 04.12.30 | 881 |
| 3 |
e2l-접적회로-CMOS 인버터 및 스위치
영문제목 : CMOS Inverters and Switches 개요 : ● 인버터(nMOS, pseudo nMOS, CMOS).. |
구재희 | 04.12.30 | 1286 |
| 2 |
e2l-접적회로-Basic Theory and Application of PLL
영문제목 : Basic Theory and Application of PLL 개요 : ● CMOS A/D 변환기의 기능과 .. |
구재희 | 04.12.30 | 786 |
1
2
기타 게시판
| 구분 | 제목 | 작성자 | 작성일 | 조회 |
|---|---|---|---|---|
| 참여교수 성과 - 논문 |
A 10-Bit Column-Driver ICWith Parasitic-Insensitive Iterative Charge..
|
조규형 | 14.09.15 | 8 |
| 참여교수 성과 - 논문 |
A High-Image-Quality Data Driver IC for Flat Panel Displays
|
최병덕 | 14.09.15 | 7 |
| 참여교수 성과 - 논문 |
An Area-Efficient True 10-bit Data Driver IC for TFT-LCDs
|
최병덕 | 14.09.15 | 9 |
| 참여교수 성과 - 논문 |
DDr 인터페이스의 구현
|
이성주 | 14.09.15 | 2 |
| 참여교수 성과 - 논문 |
Analysis and Modeling for Random Telegraph Noise of GIDL current in ..
|
신창환 | 14.09.15 | 2 |
| 참여교수 성과 - 논문 |
HDr exposure fusion 하드웨어 설계
|
김재석 | 14.09.11 | 16 |
| 참여교수 성과 - 논문 |
25-Gb/s Optical Transmitter with Si Ring Modulator and CMOS Driver
|
최우영 | 14.09.11 | 7 |
| 참여교수 성과 - IP |
Digital CDr without PLL
. |
이찬호 | 17.10.16 | 38 |
| 참여교수 성과 - 논문 |
A 25-Gb/s Qurater-Rate CDr in 65-nm CMOS technology
|
최우영 | 14.09.11 | 7 |
| 참여교수 성과 - IP |
2015SG_AFC_CDr
반도체집적회로 명칭 : 2015SG_AFC_CDr &nb.. |
범진욱 | 16.10.19 | 55 |
| 참여교수 성과 - 특허 |
DISPLAY DEVICEAND DrIVING METHOD THEREOF
DISPLAY DEVICEAND DrIVING METHOD THEREOF 출원일 / 출원번호 2014-06-10 / 14/30.. |
조규형 | 14.09.17 | 2 |
| 공지사항 |
ISOCC 2018 call for paper
Driving the Fourth Industrial Revolution ● 일시 : 2018. 11. 12(월) - 15(목) .. |
김하늘 | 18.06.29 | 40191 |
| 참여교수 성과 - IP |
2015SG_CDr
반도체집적회로 명칭 : 2015SG_CDr .. |
범진욱 | 16.10.19 | 11 |
| 참여교수 성과 - 논문 |
A 4Gb/s, 370μA low-power Tx FIR Driver for LPDDr4 applications
|
오태현 | 14.09.09 | 9 |
| 참여교수 성과 - 논문 |
Row-Buffer Decoupling: A Case for Low-Latency DrAM Microarchitecture
|
안정호 | 14.09.05 | 14 |
| 참여교수 성과 - IP |
Low Drop out (LDO) regulator in FlexRay Communication
|
차형우 | 16.10.18 | 37 |
| 참여교수 성과 - IP |
CDr
- Supply voltage : 1.2V - Technology : 0.11um - Frequency Range.. |
범진욱 | 16.10.17 | 21 |
| 참여교수 성과 - 논문 |
Photodiode Storage control schme for Wide Dynamic Range(WDr) CMOS Im..
|
범진욱 | 14.09.05 | 6 |
| 개설 희망 강좌 신청 |
low Drop-out regulator 설계 관련 강의가 열렸으면 좋겠습니다.
Drop-Our Regulator에 대한 설계 관련 강의가 열렸으면 합니다. |
김필수 | 18.09.22 | 6663 |
| 참여교수 성과 - 논문 |
A new decoder-type integrated gate Driver with a-Si:H TFTs for activ..
|
최병덕 | 14.09.05 | 12 |


