
VOD
| 제목 | 강사정보 | 등록일 | |
|---|---|---|---|
| 16 | (2025) Cell-Based Chip Design Flow_Day5 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 15 | FPGA 기반 시스템 설계 (SDrAM 컨트롤러 및 NIOS 프로세서 IP 활용) | 박근용/대표/(주)레디에이트 | 2025.02.25 |
| 14 | [IDEC 제작강좌] Full Custom Layout Design (DrC&LVS) | 정용운/조교수/세종대학교 | 2024.10.23 |
| 13 | 딥러닝 기초 및 설계 | 김동국/교수/전남대학교 | 2024.08.09 |
| 12 | SystemVerilog를 이용한 검증 방법론 | 이중희 부교수(고려대) | 2024.02.14 |
| 11 | SDrAM 제어를 통해 배우는 FPGA 임베디드 시스템 설계 기초 | 박근용 대표 (주)레디에이트 | 2024.02.07 |
| 10 | Low-Dropout (LDO) Regulator 회로설계 | 김현식/교수/KAIST | 2023.03.17 |
| 9 | FPGA환경하에서 메모리 콘트롤러 설계 및 테스트 | 박근용 대표 (주)레디에이트 | 2023.02.01 |
| 8 | PMIC 설계 기초 및 응용 | 박병하 교수 서강대학교 | 2021.09.17 |
| 7 | 반도체 집적회로를 설계하기 위한 Full Custom 개요 | 남철 전무 | 2021.03.09 |
| 6 | XMODEL을 활용한 실리콘포토닉스 시스템 모델링 및 시뮬레이션 | 김재하 교수(서울대) | 2020.07.30 |
| 5 | 비휘발성 메모리 Overview | 정두석 교수(한양대) | 2020.06.04 |
| 4 | 임베디드 시스템 기초 | 최수일/교수/전남대학교 | 2019.10.21 |
| 3 | [무료세미나]Fallacies of Computational Analog | 송방섭 교수(U.S San Diego) | 2016.03.25 |
| 2 | (2014)SoC Architecture | 한태희 교수(성균관대학교) | 2014.10.31 |
| 1 | (2013)SoC architecture 설계 | 유승주 교수(포항공대) | 2013.10.24 |
교육자료
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 7 | [ 캠퍼스](한양대) SDrAM 제어를 통해 배우는 FPGA 임베디드 시스템 설계 기초 | 박명희 | 24.01.18 | 2067 |
| 6 | AnDroid Platform Architecture 분석 | 김영지 | 17.11.01 | 203 |
| 5 | Linux Device Driver 설계 기술 | 구재희 | 02.07.05 | 119 |
| 4 | Linux Device Driver 설계 기술 | 구재희 | 01.09.19 | 79 |
| 3 | Linux Device Driver 설계 기술 | 구재희 | 01.08.03 | 39 |
| 2 | Linux Device Driver 설계 기술 | 구재희 | 01.06.29 | 47 |
| 1 | Memory(DrAM) Design Overview | 구재희 | 13.08.01 | 897 |
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 373 |
[답변] Package시 Warning 메시지
안녕하세요. IDEC 연구원 조인신입니다. 우선 공정 진행 관련 문의는 되도록 .. |
조인신 | 16.06.07 | 26 |
| 372 |
[김정석] Package DrC에러
안녕하세요. 지난번에 말씀하신대로 Calibre를 사용하여서 DrC/LVS문제 없이 통과했습니.. |
윤정대 | 16.06.03 | 21 |
| 371 |
[답변] Package DrC에러
안녕하세요. IDEC 연구원 조인신입니다. stream in 시 HL35S.layerMap 파.. |
조인신 | 16.06.03 | 39 |
| 370 |
[남상욱] cadence 의 library manager 실행 시 오류
cadence 실행 중 library manager 만 클릭하면 다음과 같은 오류가 발생하여 문의드립니.. |
구종섭 | 16.06.02 | 45 |
| 369 |
[답변] cadence 의 library manager 실행 시 오류
안녕하세요. IDEC 연구원 조인신입니다. 해당 문제에 대해서는 유선상으로 해.. |
조인신 | 16.06.02 | 73 |
| 368 |
LPE 및 DrC 오류 문의드립니다.
안녕하세요 전북대학교 idec19기 전자공학부 학생 손빛입니다. 설계과정에서 오류가 발.. |
손빛 | 16.06.01 | 25 |
| 367 |
[답변] LPE 및 DrC 오류 문의드립니다.
안녕하세요. IDEC 연구원 조인신입니다. 1. GND 를 분리하는 방법은 PSU.. |
조인신 | 16.06.01 | 34 |
| 366 |
안녕하세요.
cadence 616 버전 설치후 calibre 연동후 실행후 DrC, LVS등을 실행 할려고 하면 다음.. |
장준범 | 16.05.30 | 7 |
| 365 |
[답변] 안녕하세요.
안녕하세요. IDEC 연구원 조인신입니다. 사용하는 서버의 hostname 이 어떻게 .. |
조인신 | 16.05.30 | 11 |
| 364 |
DrC 오류
첨부 파일과 같은 DrC 에러가 발생하는데 잘 이해가 가지 않아 문의 드립.. |
장익준 | 16.05.30 | 32 |
| 363 |
[답변] DrC 오류
안녕하세요. IDEC 연구원 조인신입니다. 해당 Rule 명이 확인되지 않아 정확하.. |
조인신 | 16.05.30 | 43 |
| 362 |
[김정석] 350 Assura LVS Techfile관련 질문드립니다.
안녕하세요. 350공정 레이아웃 후 시뮬레이션 과정을 진행중입니다. .. |
윤정대 | 16.05.24 | 22 |
| 361 |
[답변] 350 Assura LVS Techfile관련 질문드립니다.
안녕하세요. IDEC 연구원 조인신입니다. 유선상으로 연락 드렸습니다. 추후&n.. |
조인신 | 16.05.24 | 10 |
| 360 |
[류승탁] [magna/hynix 018um] 저항 PEX 관련
안녕하세요, MH018 MPW 참가자 카이스트 박사과정 진동환입니다. 문의 드릴 부분은 PEX .. |
진동환 | 16.05.24 | 27 |
| 359 |
[답변] [magna/hynix 018um] 저항 PEX 관련
안녕하세요. IDEC 연구원 조인신입니다. calibre PEX 후 calview.cellmap 파일.. |
조인신 | 16.05.24 | 58 |
| 358 |
[답변] [답변] [답변] [답변] Synopsys TCAD V3.3 설치 관련 질문
답변 주셔서 감사합니다 많이 미숙하여 잦은 질문을 드리게됩니다. 1. Lice.. |
권익현 | 16.05.16 | 14 |
| 357 |
[답변] [답변] [답변] [답변] [답변] Synopsys TCAD V3.3 설치 관련 질문
IDEC 선혜승입니다 이미 돌고 있는 프로세스가 있어서 충돌이 나.. |
선혜승 | 16.05.16 | 34 |
| 356 |
[차혁규] Magnachip 0.18um GDS stream in 관련
안녕하세요, 서울과기대 차혁규입니다. 수고 많으십니다. Magnachip 0.18um tape-out과.. |
차혁규 | 16.05.13 | 20 |
| 355 |
[답변] Magnachip 0.18um GDS stream in 관련
1. tech file 필드에 mapping 파일을 넣으신것 같네요. &nbs.. |
김연태 | 16.05.13 | 9 |
| 354 |
[답변] [답변] Magnachip 0.18um GDS stream in 관련
네, tech file 필드를 비워둘 경우에는 stream in시에 첨부 된 사진과 같이 error가 발생.. |
차혁규 | 16.05.13 | 6 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 1 |
e2l-접적회로-Memory cell and structure
영문제목 : Memory cell and structure 개요 : ● Memory cell 이란 ? ● Memory cell 구.. |
구재희 | 04.12.30 | 719 |
1
2


