
VOD
| 제목 | 강사정보 | 등록일 | |
|---|---|---|---|
| 1 | (2014) ESD 보호회로 기술 | 구용서 교수 (단국대학교) | 2015.11.23 |
교육자료
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 1 | [성균관대 캠퍼스] Analog IC 를 위한 ESD 보호 전략 | 김성진 | 18.10.24 | 994 |
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 591 |
[답변] [SB130-2501]DRC waive질문
ESD를 위해 사용한 P72_MM*에서 아래와 같이확인됩니다. DRC위치를 확인하면, 각 ESD cel.. |
이중기 | 25.06.27 | 26 |
| 590 |
[답변] [SB130-2501]DRC waive질문
ESD cell에는 DRCBL layer가 있어서 에러 발생하지 않습니다. 추가로 확인하여 .. |
이종행 | 25.06.27 | 42 |
| 589 |
[답변] [SB130-2501]DRC waive질문
ESD cell에 DRCBL layer가 있음에도 PAD가 연결된 상태에서 DRC를 돌리면 오류가 발생합.. |
이종행 | 25.06.27 | 51 |
| 588 |
[답변] [SB130-2401] DRC error 관련하여 문의드립니다.
ESD 담당자에 문의 하였으나 휴가 중이라는 답변이였고, 월요일(30일) 확인 예정입니다... |
이종행 | 25.06.27 | 91 |
| 587 |
[SB130-2501] LVS soft check error 관련 문의드립니다.
ESD cell + pad + internal circuit) 에는 아래의 사진과 같이 LVS error , ERC, soft ch.. |
박소현 | 25.06.24 | 46 |
| 586 |
[답변] [SB130-2501] LVS soft check error 관련 문의드립니다.
ESD cell + pad + internal circuit) 에는 아래의 사진과 같이 LVS error , ERC, soft ch.. |
조인신 | 25.06.25 | 19 |
| 585 |
[답변] [SB130-2501] LVS soft check error 관련 문의드립니다.
ESD cell + pad + internal circuit) 에는 아래의 사진과 같이 LVS error , ERC, soft ch.. |
이종행 | 25.06.25 | 31 |
| 584 |
[답변] [SB130-2501] LVS soft check error 관련 문의드립니다.
ESD cell + pad + internal circuit) 에는 아래의 사진과 같이 LVS error , ERC, soft ch.. |
이종행 | 25.06.30 | 74 |
| 583 |
[SB130-2501] Power PAD ESD 문의
ESD는 따로 없는지요? 다른 삼성 공정은 모두 VDD/VSS용 ESD Cell이 따로 있었는데 SB130.. |
정석원 | 25.06.23 | 370 |
| 582 |
[답변] [SB130-2501] Power PAD ESD 문의
ESD cell 제공은 없습니다. bcd1340hp에 있던 cdm cell도 제공이 안되고 .. |
이종행 | 25.06.24 | 87 |
| 581 |
[SS28-2501] I/O cell 임피던스 매칭 관련
ESD-CDM 의 목적으로 50 ohm 의 저항이 연결되어 있는것을 확인할 수 있었는데, 이 저항.. |
오웅빈 | 25.06.23 | 36 |
| 580 |
[답변] [SS28-2501] I/O cell 임피던스 매칭 관련
ESD 에 관한 것입니다 저항이 없는 PADC 핀도 있으니 설계자께서 고민하시면 될 것 같습.. |
선혜승 | 25.06.24 | 26 |
| 579 |
[답변] [SS28-2501] I/O cell 임피던스 매칭 관련
ESD 에 관한 것입니다 저항이 없는 PADC 핀도 있으니 설계자께서 고민하시면 될 것 같습.. |
오웅빈 | 25.06.24 | 26 |
| 578 |
[답변] [SS28-2501] I/O cell 임피던스 매칭 관련
ESD-CDM 의 목적으로 50 ohm 의 저항이 연결되어 있는것을 확인할 수 있었는데, 이 저항.. |
김연태 | 25.06.24 | 17 |
| 577 |
[답변] [SS28-2501] I/O cell 임피던스 매칭 관련
ESD-CDM 의 목적으로 50 ohm 의 저항이 연결되어 있는것을 확인할 수 있었는데, 이 저항.. |
오웅빈 | 25.06.24 | 56 |
| 576 |
[SB130-2501] PAD관련 DRC 에러 문의드립니다.
ESD 라벨링을 위해 PAD 레이어를 사용하고 있습니다. 그러나 이 경우 다음과 같이 .. |
박찬진 | 25.06.23 | 35 |
| 575 |
[답변] [SB130-2501] PAD관련 DRC 에러 문의드립니다.
ESD 라벨링을 위해 PAD 레이어를 사용하고 있습니다. 그러나 이 경우 다음과 같이 .. |
이종행 | 25.06.23 | 67 |
| 574 |
[SS28-2501] PANALOG cell 위치 문의드립니다.
ESD cell이 제공되지 않는것인지 여부를 문의 드립니다. 감사합니다. .. |
천새루 | 25.06.20 | 27 |
| 573 |
[답변] [SS28-2501] PANALOG cell 위치 문의드립니다.
ESD cell이 제공되지 않는것인지 여부를 문의 드립니다. 감사합니다. .. |
선혜승 | 25.06.20 | 15 |
| 572 |
[답변] [SS28-2501] PANALOG cell 위치 문의드립니다.
ESD cell이 제공되지 않는것인지 여부를 문의 드립니다. 감사합니다. .. |
천새루 | 25.06.20 | 18 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 3 |
e2l-반도체공학-집적회로 설계 기술: 수율과 신뢰도
ESD) 키워드 : 수율 |
구재희 | 04.12.30 | 1044 |
| 2 |
e2l-아날로그 회로-CMOS Amplifier Design
ESD, I/O 설계) 교육방법 :● 이론 교육 후, 각각의 회로 해석 다음, 반드시 PSPICE 또.. |
구재희 | 04.12.30 | 1288 |
| 1 |
e2l-접적회로-CMOS 인버터 및 스위치
ESD 회로의 개요 및 설계 교육방법 : ● 이론 교육 후, 인버터의 DC 특성 및 스위칭 .. |
구재희 | 04.12.30 | 1286 |
1
기타 게시판
| 구분 | 제목 | 작성자 | 작성일 | 조회 |
|---|---|---|---|---|
| 참여교수 성과 - 논문 |
Measurement and Analysis of System-level ESD-induced Soft Failures o..
|
김진국 | 21.03.25 | 7 |
| 참여교수 성과 - 논문 |
An On-die Oscilloscope for System-Level ESD Noise Monitoring
|
김진국 | 21.03.25 | 3 |
| 참여교수 성과 - 논문 |
Measurement and Analysis of Statistical IC Operation Errors in a Mem..
|
김진국 | 21.03.25 | 3 |
| 참여교수 성과 - 논문 |
Measurement and Analysis of System-Level ESD-Induced Jitter in a Del..
|
김진국 | 21.03.25 | 4 |
| 참여교수 성과 - IP |
SCR-based ESD protection device with high holding voltage using segm..
ESD protection device with high holding voltage using segment topology for 150V app.. |
구용서 | 21.02.23 | 150 |
| 참여교수 성과 - IP |
SCR-based ESD protection device with high holding voltage using N-dr..
ESD protection device with high holding voltage using N-drift region for 120V appli.. |
구용서 | 21.02.23 | 24 |
| 참여교수 성과 - IP |
NMOSFET-based ESD protection device with improved snapback using gat..
ESD protection device with improved snapback using gate body floating technology fo.. |
구용서 | 21.02.23 | 32 |
| 참여교수 성과 - IP |
A Gate-Body Floating NMOSFET with high holding voltage for High volt..
A Gate-Body Floating NMOSFET with high holding voltage for High voltage ESD protect.. |
구용서 | 21.02.23 | 49 |
| 참여교수 성과 - IP |
A SCR based ESD Protection device with Dual-Directional using N-brid..
ESD Protection device with Dual-Directional using N-bridge region in 0.18 hynix pro.. |
구용서 | 21.02.23 | 28 |
| 참여교수 성과 - IP |
A SCR based ESD Protection device with Dual-Directional and improved..
ESD Protection device with Dual-Directional and improved snapback performance in 0... |
구용서 | 21.02.23 | 14 |
| 참여교수 성과 - IP |
A Dual Directional GBFNMOS based ESD Protection device with high hol..
ESD Protection device with high holding voltage in 0.18 Hynix BCD Process |
구용서 | 21.02.23 | 16 |
| 참여교수 성과 - IP |
Dual Directional SCR based ESD Protection circuit with gate-biasing ..
ESD Protection circuit with gate-biasing using skhynix 0.18um process |
구용서 | 21.02.23 | 9 |
| 참여교수 성과 - IP |
SCR based ESD Protection circuit with floating well region technolog..
ESD Protection circuit with floating well region technology using skhynix 0.18um pr.. |
구용서 | 21.02.23 | 12 |
| 참여교수 성과 - IP |
SCR based ESD Protection circuit with additional implant using skhyn..
ESD Protection circuit with additional implant using skhynix 0.18um process |
구용서 | 21.02.23 | 8 |
| 참여교수 성과 - IP |
SCR based ESD Protection circuit with additional NPN path using skhy..
ESD Protection circuit with additional NPN path using skhynix 0.18um process |
구용서 | 21.02.23 | 34 |
| 참여교수 성과 - 논문 |
ESD 방전 모드 특성을 고려한 양방향 SCR의 홀딩 및 온-저항 특성 개선에..
|
구용서 | 21.02.17 | 4 |
| 참여교수 성과 - 논문 |
SCR 기반 새로운 ESD 보호회로의 전기적 특성에 관한 연구
|
구용서 | 21.02.17 | 4 |
| 참여교수 성과 - 논문 |
낮은 트리거 및 높은 홀딩전압을 지닌 양방향 ESD 보호소자에 관한 연구
|
구용서 | 21.02.17 | 5 |
| 참여교수 성과 - 논문 |
높은 Holding Voltage 및 All-Direction 특성을 갖는 SCR 기반의 ESD 보..
|
구용서 | 21.02.17 | 3 |
| 참여교수 성과 - 논문 |
높은 감내특성과 낮은 트리거 전압을 지닌 ESD 보호소자에 관한 연구
|
구용서 | 21.02.17 | 3 |


