Logo

회원가입로그인 ENGLISH naver youtube  
search 

AND 검색 : 단어사이 띄어쓰기.     예) 반도체⌒설계

OR    검색 : 단어사이 or 표기.       예) 반도체⌒or⌒설계


VOD
  제목 강사정보 등록일
3 차세대 디바이스 회로 설계를 위한 mMWave PLL 설계 유상선 조교수 2021.03.09
2 차세대 IoT 시스템 통신을 위한 5G sub 6Ghz 및 mMWave용 PLL 설계 유상선 교수 2020.12.03
1 5G sub-6GHz and mMWave PLL 설계 유상선 조교수 평택대학교 2020.03.07
교육자료
  제목 작성자 작성일 조회
3 [성균관대 캠퍼스] EMX을 이용한 mMWave 어플리케이션용 On-Chip 수동소자모델링 교육 김성진 18.10.24 458
2 MWO & VSS를 이용한 Microwave Design 구재희 09.04.10 46
1 MWOFFICE 를 이용한 설계 기초/실습 구재희 02.01.15 187
질문/답변
  제목 작성자 작성일 조회
265 [답변] synopsys 구동 os 관련

  그리고 생각해보니 데몬은 정상적으로 구동되는건가 갑자기 확신이 들지 않..

장시온 23.07.25 28
264 [답변] synopsys 구동 os 관련

MWgnGxBHVf8yasDq2yDkaQlE/z0wstlK0ExRrA2s1f+zd8DuXr+0EqIvVL4h4R9cainnI2XE9bLQVbhy5kx..

조인신 23.07.26 153
263 [답변] Synopsys License 관련 질문드립니다.

  IDEC 선혜승입니다     데몬 버전은 2021.3 이상으로 하시기 ..

선혜승 23.07.12 67
262 TCAD Installer 설치

--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : EDA Tool 버전(SCL/LCU/MGLS 포함..

황현주 23.07.11 15
261 [답변] TCAD Installer 설치

안녕하세요. IDEC 조인신입니다.     1) 라이선스 데몬을 구동하기 위해서..

조인신 23.07.12 23
260 [답변] Sentaurus 라이선스 관련

윈도우와 vMWare 간의 네트워크 연결이 안되어 있는 것으로 보입니다. 이 부분에 대해 ..

조인신 23.07.17 45
259 [한양대] [이동통신용 ADPLL과 5G mMWave PLL 설계] 수강 취소

개인 일정상 교육을 듣지 못할 것 같습니다. 수강 취소 부탁 드립니다.

안수빈 23.06.18 18
258 [한양대] [이동통신용 ADPLL과 5G mMWave PLL 설계] 수강 취소

안녕하세요 이동통신용 ADPLL과 5G mMWave PLL 설계 과목을 수강신청했었는데 개인적인 ..

이준형 23.06.17 15
257 [답변] gds 추출 중 warning 질문 드립니다.

  IDEC 선혜승입니다     TSMC 공정은 저희가 기술지원할 수 있..

선혜승 23.05.04 30
256 [XCELIUM 설치 관련 문의] 설치 중 오류 관련 질문 드립니다.

--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : EDA Tool 버전(SCL/LCU/MGLS 포함..

윤성웅 23.04.14 21
255 [답변] [XCELIUM 설치 관련 문의] 설치 중 오류 관련 질문 드립니다.

 안녕하세요. 만약 OS 버전이 CentOS 7.x 라면 아래 링크를 참고하여 EDA Tool 설..

관리자 23.04.17 36
254 Virtuoso 실행 관련 오류

안녕하세요 카이스트 조규성교수님 연구실의 이강혁이라고 합니다. virtuoso 설치를 안..

이강혁 22.08.22 33
253 [답변] Virtuoso 실행 관련 오류

 안녕하세요.  리눅스 설치는 IDEC 자료실의 설치가이드를 보고하셨나요? 아..

관리자 22.08.22 40
252 [답변] Virtuoso 실행 관련 오류

 안녕하세요 설치는 리눅스 설치가이드를 따라서 하였고 빠진 절차가 없는지 확인..

이강혁 22.08.24 44
251 [한양대] [한양대] 차세대 이동 통신용 ADPLL 및 mMWave PLL 설계 수강 취소

한양대 차세대 이동 통신용 ADPLL 및 mMWave PLL 설계 강의 수강 취소 부탁드립니다. 코..

최윤선 22.07.25 6
250 [한양대] [ 캠퍼스][답변] [한양대] 차세대 이동 통신용 ADPLL 및 mMWave PLL 설계 ..

    안녕하세요. 한양대학교 반도체설계교육센터입니다. 문의주신 내용 확..

박명희 22.07.26 10
249 [한양대] 차세대 이동 통신용 ADPLL 및 mMWave PLL 설계

안녕하십니까. 본 강의를 신청하고 온라인 강의안내 이메일을 받고나서 on site 전용 강..

김명섭 22.07.25 20
248 [한양대] [ 캠퍼스][답변] 차세대 이동 통신용 ADPLL 및 mMWave PLL 설계

    안녕하세요. 한양대학교 반도체설계교육센터입니다. 문의주신 내용 확..

박명희 22.07.26 5
247 [한양대] [ 캠퍼스][답변]

    안녕하세요. 한양대학교 반도체설계교육센터입니다. 문의주신 내용 확..

박명희 22.07.26 12
246 DB180-2201 dummy fill 관련 문의

안녕하세요 한양대 최병덕 교수님 연구실 이동민 학생입니다. Top 작업할 때 Dummy fill..

이동민 22.07.21 59
1 2 3 4 5 6 7 8 9 10 23
자료실
  제목 작성자 작성일 조회
2 e2l-디지털시스템-SoC용 Embedded S/W 실습

영문제목 : Embedded S/W Practice 개요 : 키워드 : FirMWare, FPGA, Device driver..

구재희 07.11.30 901
1 e2l-디지털시스템-SoC용 Embedded S/W 실습

영문제목 : Embedded S/W Practice 개요 : 2005년 정부의 임베디드 소프트웨어 지원 정..

구재희 05.09.20 926
1
기타 게시판
구분 제목 작성자 작성일 조회
참여교수 성과 - 논문 A 12.1MW, 60dB SNR, 8-Channel Beamforming Embedded SAR ADC for Ultra..

김수환 18.11.07 4
참여교수 성과 - 논문 A 0.85MW 140 GHz oscillator in 65nm CMOS Process

홍종필 18.10.24 20
참여교수 성과 - 논문 A 280-/300-GHz Three-Stage Amplifiers in 65-nm CMOS With 12-/9-dB Ga..

홍종필 18.10.24 10
참여교수 성과 - 논문 A 9.02MW CNN-stereo-based real-time 3D hand-gesture recognition proc..

유회준 18.10.18 12
참여교수 성과 - 논문 A 0.78 MW Low-Power 4.02 High-Compression Ratio Less than 10−6 BER E..

유회준 18.10.18 11
참여교수 성과 - 논문 A 141.4 MW Low-Power Online Deep Neural Network Training Processor f..

유회준 18.10.18 6
참여교수 성과 - 논문 A 27.1 MW, 7.5-to-11.1 Gb/s single-loop referenceless CDR with direc..

정덕균 17.11.02 21
참여교수 성과 - 논문 A 0.53MW ultra-low-power 3D face frontalization processor for face r..

유회준 17.10.25 17
참여교수 성과 - 논문 14.6 A 0.62MW ultra-low-power convolutional-neural-network face-reco..

유회준 17.10.25 11
참여교수 성과 - 논문 27.2 A 25.2MW EEG-NIRS multimodal SoC for accurate anesthesia depth ..

유회준 17.10.25 6
참여교수 성과 - 논문 A 502-GOPS and 0.984-MW Dual-Mode Intelligent ADAS SoC With Real-Tim..

유회준 17.10.25 9
참여교수 성과 - 논문 A 82.5% Power Efficiency at 1.2MW Buck Converter with Sleep Control

변상진 17.10.23 9
참여교수 성과 - 논문 A 1.74MW/GHz 0.11-2.5GHz Fast-Locking, Jitter-Reducing, 180° Phase-S..

김수환 16.10.21 2
참여교수 성과 - 논문 디지털 임피던스 보정과 이퀄라이저를 가진 1.88MW/Gb/s 5Gb/s 송신단

장영찬 16.10.21 3
참여교수 성과 - 논문 A 1.28 MW Ultra Low Power Consumption Baseband with Automatic RC Fil..

이강윤 16.10.18 4
참여교수 성과 - 논문 A 9.6 Gb/s 0.96 MW/Gb/s Forwarded Clock Receiver With High Jitter To..

김이섭 16.10.18 5
참여교수 성과 - 논문 A 5-Gb/s 2.67-MW/Gb/s Digital Clock and Data Recovery With Hybrid Di..

김이섭 16.10.18 11
참여교수 성과 - 논문 A 9.6-Gb/s 1.22-MW/Gb/s Data-Jitter Mixing Forwarded-Clock Receiver ..

김이섭 16.10.18 6
참여교수 성과 - 논문 A 65 nm CMOS 7b 2 GS/s 20.7 MW Flash ADC With Cascaded Latch Interpo..

류승탁 16.10.14 16
참여교수 성과 - 논문 A SUC-Based Full-Binary 6-bit 3.1-GS/s 17.7-MW Current-Steering DAC ..

류승탁 16.10.14 9
1 2 3 4 5 6 7 8 9 10 11