Logo

회원가입로그인 ENGLISH naver youtube  
search 

AND 검색 : 단어사이 띄어쓰기.     예) 반도체⌒설계

OR    검색 : 단어사이 or 표기.       예) 반도체⌒or⌒설계


VOD
  제목 강사정보 등록일
3 차세대 디바이스 회로 설계를 위한 mMWave PLL 설계 유상선 조교수 2021.03.09
2 차세대 IoT 시스템 통신을 위한 5G sub 6Ghz 및 mMWave용 PLL 설계 유상선 교수 2020.12.03
1 5G sub-6GHz and mMWave PLL 설계 유상선 조교수 평택대학교 2020.03.07
교육자료
  제목 작성자 작성일 조회
3 [성균관대 캠퍼스] EMX을 이용한 mMWave 어플리케이션용 On-Chip 수동소자모델링 교육 김성진 18.10.24 459
2 MWO & VSS를 이용한 Microwave Design 구재희 09.04.10 46
1 MWOFFICE 를 이용한 설계 기초/실습 구재희 02.01.15 187
질문/답변
  제목 작성자 작성일 조회
107 [답변] Synopsys 사의 QuantumATK simulator 지원 예정이 있는지 문의드립니다.

안녕하세요. IDEC 연구원 조인신입니다.   해당 Tool 은 아직 지원 가능성이 없..

조인신 19.10.08 27
106 ICC DRC error 관련

MW_R_POWER_NET -power_pin $MW_POWER_PORT derive_pg_connection -ground_net $MW_R_GRO..

감동윤 19.09.06 22
105 [답변] ICC DRC error 관련

MW_R_POWER_NET -power_pin $MW_POWER_PORT derive_pg_connection -ground_net $MW_R_GRO..

선혜승 19.09.06 57
104 Linux 관련

MWARE를 사용하지 말라고 하셨는데 그렇다면 어떤 방법으로 처음에 실행시키는 것이 좋을..

원종운 19.08.26 27
103 [답변] Linux 관련

MWARE를 사용하지 말라고 하셨는데 그렇다면 어떤 방법으로 처음에 실행시키는 것이 좋을..

관리자 19.08.26 26
102 [답변] fsdb 파일 관련 질문드립니다.

안녕하세요. IDEC 연구원 조인신입니다.   fsdb 포맷은 virtuoso 에서 지원하지 ..

조인신 19.02.25 94
101 [답변] TCAD Simulation 속도에 대하여 질문드립니다.

MWare CentOs7에 잘 설치하여 시뮬레이션을 진행하는데 속도가 너무 느려서 질문드립니..

조인신 18.07.13 28
100 [답변] [답변] [답변] TCAD Simulation 속도에 대하여 질문드립니다.

MWare CentOs7에 잘 설치하여 시뮬레이션을 진행하는데 속도가 너무 느려서 질문드립니..

조인신 18.07.13 26
99 [유건욱] synopsys sentaurus tcad 설치 및 실행 관련 질문입니다.

안녕하세요. 숭실대학교 유건욱 교수님 학부생 조형준 이라고 합니다. 다름이 아니라 s..

조형준 18.07.09 17
98 [답변] synopsys sentaurus tcad 설치 및 실행 관련 질문입니다.

안녕하세요. IDEC 연구원 조인신입니다.   문제가 발생할 때 TCAD 를 실행..

조인신 18.07.09 9
97 [답변] [답변] synopsys sentaurus tcad 설치 및 실행 관련 질문입니다.

   tcad 실행한 터미널에 출력되는 메세지 첨부해드립니다.   [조인신..

조형준 18.07.09 10
96 [답변] [답변] [답변] synopsys sentaurus tcad 설치 및 실행 관련 질문입니다.

sde 창이 자동 종료된다고 하셨는데 첨부한 파일을 보면 자동 종료된 후 터미널 창에 관..

조인신 18.07.09 17
95 [답변] [답변] PDK안에 있는 Demo 관련하여 질문드립니다.

 답변 너무 감사합니다. 추가로... 앞서서 진행했던 fifo와 memory_wrapper를..

박상언 18.07.02 9
94 [답변] [답변] [답변] PDK안에 있는 Demo 관련하여 질문드립니다.

 IDEC 선혜승입니다    네 당연합니다  hierarchical design 을 ..

선혜승 18.07.02 17
93 [답변] [답변] [답변] [답변] PDK안에 있는 Demo 관련하여 질문드립니다.

   늦은 시간까지 답변주셔서 너무 감사합니다. 도움이 많이됩니다.   ..

박상언 18.07.03 44
92 [답변] EDA tool 신청 관련 문의드립니다.

안녕하세요. IDEC 연구원 조인신입니다.   1. ipconfig 명령어로 확인이 어렵다..

조인신 18.01.05 54
91 [허준] EDA tool 신청 관련 문의드립니다.

안녕하세요, EDA tool 관련 문의드립니다.   1. EDA tool  신청 안내 중 신..

윤성식 18.01.04 38
90 [답변] 테스트 보드 ver 2.0문의

  IDEC 선혜승입니다     케이블 연결 문제 또는 디바이스의 결..

선혜승 17.12.04 27
89 테스트 보드 ver 2.0문의

.bit 파일 생성 후 iMPACT에서 프로그램 할 때  다음과 같이 출력되면서 프로그램..

유국현 17.12.01 27
88 [답변] 0.18공정 레이아웃 에러 및 메모리 문의

 1. tdf 파일을 로드하고 boundry 로 선언해야 합니다.      그럼..

김연태 17.11.30 53
자료실
  제목 작성자 작성일 조회
2 e2l-디지털시스템-SoC용 Embedded S/W 실습

영문제목 : Embedded S/W Practice 개요 : 키워드 : FirMWare, FPGA, Device driver..

구재희 07.11.30 901
1 e2l-디지털시스템-SoC용 Embedded S/W 실습

영문제목 : Embedded S/W Practice 개요 : 2005년 정부의 임베디드 소프트웨어 지원 정..

구재희 05.09.20 926
1
기타 게시판
구분 제목 작성자 작성일 조회
참여교수 성과 - 논문 A 1.35V 5.0Gb/s/pin GDDR5M with 5.4MW Standby Power and an Error-Ada..

김철우 14.09.17 18
참여교수 성과 - 논문 Self-Powered 30μW-to-10MW Piezoelectric Energy-Harvesting System wit..

김철우 14.09.17 19
참여교수 성과 - 논문 A 2.35MW 2GS/s 5Bit Folding Flash Analog to Digital Converter

이강윤 14.09.17 9
참여교수 성과 - 논문 A 5 Gbps 1.6 MW/G bps/CH Adaptive Crosstalk Cancellation Scheme With..

김이섭 14.09.15 8
참여교수 성과 - IP CDR

  - Supply voltage : 1.2V - Technology : 0.11um - Frequency Range..

범진욱 16.10.17 22
참여교수 성과 - IP 10bit_SS_ADC_CMOS Image Sensor

  - Power : 3.91MW - Supply : 1.8V - using the Dual CDS &mid..

범진욱 16.10.17 8
참여교수 성과 - 논문 A 2.3-MW, 5-Gb/s Low-Power Decision-Feedback Equalizer Receiver Fron..

김재하 14.09.04 197
참여교수 성과 - IP Anti-harmonic Fractional-ratio Frequency Multiplying Delay-Locked Loop

IP Name Anti-harmonic Fractional-ratio Frequency Multiplying Delay-Locked Loop IP..

김종선 15.09.05 107
참여교수 성과 - IP Multi-phase Fractional-ratio Frequency Multiplying Delay-Locked Loop

IP Name Multi-phase Fractional-ratio Frequency Multiplying Delay-Locked Loop IP V..

김종선 15.09.05 5
참여교수 성과 - IP All-digital Fractional-ratio Frequency Multiplying Delay-Locked Loop

An all-digital frequency multiplying delay-locked loop (FMDLL) that provides both p..

김종선 15.09.05 11
참여교수 성과 - 논문 A 8.7MW 5-Gb/s Clock and Data Recovery Circuit

강진구 14.09.03 10
참여교수 성과 - 논문 A 5-Gb/s 11.4MW Half-Rate CDR in 0.18?m CMOS

강진구 14.09.03 10
공지사항 [MPW]MPW(Multi-Project Wafer) 삼성 65nm 공정용 아날로그 셀 라이브러..

MWP) 칩 제작 지원, 반도체설계자동화(EDA) 툴 지원, 다양한 교육프로그램을 제공하면서 ..

이의숙 16.08.18 11080
참여교수 성과 - 논문 An 8.7-MW 7-Gb/s CMOS OEIC Receiver

최우영 14.09.03 38
공지사항 2016년 정기 EDA Tool 수요조사 (마감: 2015.12.04(금))

MWare가상 머신을 통해 Linux를 사용하는 연구실에서는 라이선스 신청시 Linux의 Nic ..

석은주 15.11.17 6618
참여교수 성과 - IP 6Gbps injection locked CDR

Category Analog & Mixed Signal > Timing/Clock Circuit > Others Description ..

김철우 14.09.20 20
참여교수 성과 - IP Self-Powered 30μW to 10MW Piezoelectric Energy Harvesting System wit..

Category Analog & Mixed Signal > Others Description Piezoelectric (PE) tra..

김철우 14.09.20 15
공지사항 2015년 정기 EDA Tool 수요조사 (마감 2014.11.19(수))

MWare가상 머신을 통해 Linux를 사용하는 연구실에서는      ..

석은주 14.11.04 17086
참여교수 성과 - IP 2013SGDR85BDSM035 ADC

"반도체집적회로 A 3.1 V 21 MW 1.5 Bit Fourth-Order Double-Sampled Delta-Sigma ADC w..

안길초 14.09.03 12
참여교수 성과 - IP 2013SGDR90ADSM035 ADC

"반도체집적회로 A 0.48 MW 76.8 dB SNDR 20 kHz BW 2-1 MASH Delta-Sigma ADC : 2013SGD..

안길초 14.09.03 13
1 2 3 4 5 6 7 8 9 10 11