Logo

회원가입로그인 ENGLISH naver youtube  
search 

AND 검색 : 단어사이 띄어쓰기.     예) 반도체⌒설계

OR    검색 : 단어사이 or 표기.       예) 반도체⌒or⌒설계


VOD
  제목 강사정보 등록일
3 차세대 디바이스 회로 설계를 위한 mMWave PLL 설계 유상선 조교수 2021.03.09
2 차세대 IoT 시스템 통신을 위한 5G sub 6Ghz 및 mMWave용 PLL 설계 유상선 교수 2020.12.03
1 5G sub-6GHz and mMWave PLL 설계 유상선 조교수 평택대학교 2020.03.07
교육자료
  제목 작성자 작성일 조회
3 [성균관대 캠퍼스] EMX을 이용한 mMWave 어플리케이션용 On-Chip 수동소자모델링 교육 김성진 18.10.24 459
2 MWO & VSS를 이용한 Microwave Design 구재희 09.04.10 46
1 MWOFFICE 를 이용한 설계 기초/실습 구재희 02.01.15 187
질문/답변
  제목 작성자 작성일 조회
25 [답변] [답변] [답변] [답변] [답변] [답변] LVS 오류 메시지 관련 질문(MAGNA 0.18..

 예 답변 감사합니다.1.의 경우 schematic과 layout이 있는 cell에서 생성을 하긴 ..

송재근 15.04.30 33
24 [답변] [답변] [답변] [답변] [답변] [답변] [답변] LVS 오류 메시지 관련 질문(MAG..

안녕하세요.IDEC 연구원 조인신입니다. 질문에 답변드립니다. 기존의 caliview..

조인신 15.04.30 234
23 [답변] [답변] 마그나칩/하이닉스 0.18 공정관련하여 문의 드립니다.

 안녕하세요 답변 주신 내용을 바탕으로 virtuoso의 경우 IC5141_Hotfix에 있는&nbs..

김삼기 15.03.11 29
22 [답변] [답변] [답변] 마그나칩/하이닉스 0.18 공정관련하여 문의 드립니다.

안녕하세요.IDEC 연구원 조인신입니다. 질문에 답변드립니다. 1. spectre 버전..

조인신 15.03.12 35
21 [답변] [답변] Model Library 관련 질문

MWO Model만 지원한다면, Cadence에서 Simulation할 수 있는 방법은 없는 건가요? ..

이진환 15.01.23 10
20 [답변] [답변] [답변] Model Library 관련 질문

MWO Model만 지원한다면, Cadence에서 Simulation할 수 있는 방법은 없는 건가요? ..

조인신 15.01.23 18
19 [답변] [TOOL설치] IC5141USR6 문의

안녕하세요.IDEC 연구원 조인신입니다. 질문에 답변드립니다. IC5141 Hot..

조인신 14.12.05 101
18 [TOOL설치] IC5141USR6 문의

안녕하세요. 포항공대 김재준 교수님 연구실 소속 연구원 김은환입니다.아래내용에 관..

김은환 14.12.05 81
17 [답변] [답변] [답변] Synopsys tool 설치 에러 관련

 IDEC 선혜승입니다 IDEC 은 2007.03-SP12 버전을 사용중이구요 Cent OS ..

선혜승 14.09.04 106
16 [답변] idec 홈페이지에서 tool 설치 가이드를 보고 질문드립니다

 안녕하세요 문의 하신 내용에 회신 드립니다. 질문 & 답글 list중 12번을..

김창수 14.08.26 121
15 idec 홈페이지에서 tool 설치 가이드를 보고 질문드립니다

메일 정보 숨기기 보낸사람 : ---- <313days@daum.net> 14.08.26 15:01 주..

박성원 14.08.26 59
14 [답변] Cadence layout 관련 문제

 안녕하세요  삼성 65nm 공정 관련 메일은 홈페이지에 올리지 마시고 담당 연..

김창수 14.08.11 255
13 [답변] Cadence layout 관련 문제

   .안녕하세요 연구원님 저도  pdk를 설치하다가 이러한 에러가 나와서..

안재영 20.06.29 251
12 [답변] [답변] mentor university package 관련 질문입니다.

  친절한 답변 감사드립니다. hostname 명령어로 이름을 확인 후./lmstat..

백세진 14.08.05 63
11 [답변] [답변] [답변] mentor university package 관련 질문입니다.

안녕하세요.IDEC 연구원 조인신입니다. 질문에 답변 드립니다. 해당 warning ..

조인신 14.08.05 17
10 [답변] [답변] [답변] [답변] mentor university package 관련 질문입니다.

 안녕하세요. 백세진입니다. 말씀하신 대로 저희는  tool 버전을 2..

백세진 14.08.05 365
9 [답변] [답변] [답변] [답변] [답변] mentor university package 관련 질문입니다.

안녕하세요.IDEC 연구원 조인신입니다. 질문에 답변 드립니다. 환경 설정 및 ..

조인신 14.08.05 484
8 [답변] Assura, EXT 설치관련 문제

안녕하세요.IDEC 연구원 조인신입니다. 질문에 답변 드립니다. 김창수 연구원..

조인신 14.06.24 44
7 [답변] [답변] Assura, EXT 설치관련 문제

파일 첨부하였습니다.전에 centos 6.5에 설치했을때는 잘 되었었는데... 제 생각에는 제..

박윤수 14.06.24 21
6 [답변] [답변] [답변] Assura, EXT 설치관련 문제

안녕하세요.IDEC 연구원 조인신입니다. 질문에 답변 드립니다. 유선상으로 알..

조인신 14.06.24 18
1 21 22 23
자료실
  제목 작성자 작성일 조회
2 e2l-디지털시스템-SoC용 Embedded S/W 실습

영문제목 : Embedded S/W Practice 개요 : 키워드 : FirMWare, FPGA, Device driver..

구재희 07.11.30 901
1 e2l-디지털시스템-SoC용 Embedded S/W 실습

영문제목 : Embedded S/W Practice 개요 : 2005년 정부의 임베디드 소프트웨어 지원 정..

구재희 05.09.20 926
1
기타 게시판
구분 제목 작성자 작성일 조회
참여교수 성과 - 논문 A 1.35V 5.0Gb/s/pin GDDR5M with 5.4MW Standby Power and an Error-Ada..

김철우 14.09.17 18
참여교수 성과 - 논문 Self-Powered 30μW-to-10MW Piezoelectric Energy-Harvesting System wit..

김철우 14.09.17 19
참여교수 성과 - 논문 A 2.35MW 2GS/s 5Bit Folding Flash Analog to Digital Converter

이강윤 14.09.17 9
참여교수 성과 - 논문 A 5 Gbps 1.6 MW/G bps/CH Adaptive Crosstalk Cancellation Scheme With..

김이섭 14.09.15 8
참여교수 성과 - IP CDR

  - Supply voltage : 1.2V - Technology : 0.11um - Frequency Range..

범진욱 16.10.17 22
참여교수 성과 - IP 10bit_SS_ADC_CMOS Image Sensor

  - Power : 3.91MW - Supply : 1.8V - using the Dual CDS &mid..

범진욱 16.10.17 8
참여교수 성과 - 논문 A 2.3-MW, 5-Gb/s Low-Power Decision-Feedback Equalizer Receiver Fron..

김재하 14.09.04 197
참여교수 성과 - IP Anti-harmonic Fractional-ratio Frequency Multiplying Delay-Locked Loop

IP Name Anti-harmonic Fractional-ratio Frequency Multiplying Delay-Locked Loop IP..

김종선 15.09.05 107
참여교수 성과 - IP Multi-phase Fractional-ratio Frequency Multiplying Delay-Locked Loop

IP Name Multi-phase Fractional-ratio Frequency Multiplying Delay-Locked Loop IP V..

김종선 15.09.05 5
참여교수 성과 - IP All-digital Fractional-ratio Frequency Multiplying Delay-Locked Loop

An all-digital frequency multiplying delay-locked loop (FMDLL) that provides both p..

김종선 15.09.05 11
참여교수 성과 - 논문 A 8.7MW 5-Gb/s Clock and Data Recovery Circuit

강진구 14.09.03 10
참여교수 성과 - 논문 A 5-Gb/s 11.4MW Half-Rate CDR in 0.18?m CMOS

강진구 14.09.03 10
공지사항 [MPW]MPW(Multi-Project Wafer) 삼성 65nm 공정용 아날로그 셀 라이브러..

MWP) 칩 제작 지원, 반도체설계자동화(EDA) 툴 지원, 다양한 교육프로그램을 제공하면서 ..

이의숙 16.08.18 11078
참여교수 성과 - 논문 An 8.7-MW 7-Gb/s CMOS OEIC Receiver

최우영 14.09.03 38
공지사항 2016년 정기 EDA Tool 수요조사 (마감: 2015.12.04(금))

MWare가상 머신을 통해 Linux를 사용하는 연구실에서는 라이선스 신청시 Linux의 Nic ..

석은주 15.11.17 6618
참여교수 성과 - IP 6Gbps injection locked CDR

Category Analog & Mixed Signal > Timing/Clock Circuit > Others Description ..

김철우 14.09.20 20
참여교수 성과 - IP Self-Powered 30μW to 10MW Piezoelectric Energy Harvesting System wit..

Category Analog & Mixed Signal > Others Description Piezoelectric (PE) tra..

김철우 14.09.20 15
공지사항 2015년 정기 EDA Tool 수요조사 (마감 2014.11.19(수))

MWare가상 머신을 통해 Linux를 사용하는 연구실에서는      ..

석은주 14.11.04 17086
참여교수 성과 - IP 2013SGDR85BDSM035 ADC

"반도체집적회로 A 3.1 V 21 MW 1.5 Bit Fourth-Order Double-Sampled Delta-Sigma ADC w..

안길초 14.09.03 12
참여교수 성과 - IP 2013SGDR90ADSM035 ADC

"반도체집적회로 A 0.48 MW 76.8 dB SNDR 20 kHz BW 2-1 MASH Delta-Sigma ADC : 2013SGD..

안길초 14.09.03 13
1 2 3 4 5 6 7 8 9 10 11