Logo

회원가입로그인 ENGLISH naver youtube  
search 

AND 검색 : 단어사이 띄어쓰기.     예) 반도체⌒설계

OR    검색 : 단어사이 or 표기.       예) 반도체⌒or⌒설계


VOD
  제목 강사정보 등록일
3 차세대 디바이스 회로 설계를 위한 mMWave PLL 설계 유상선 조교수 2021.03.09
2 차세대 IoT 시스템 통신을 위한 5G sub 6Ghz 및 mMWave용 PLL 설계 유상선 교수 2020.12.03
1 5G sub-6GHz and mMWave PLL 설계 유상선 조교수 평택대학교 2020.03.07
교육자료
  제목 작성자 작성일 조회
3 [성균관대 캠퍼스] EMX을 이용한 mMWave 어플리케이션용 On-Chip 수동소자모델링 교육 김성진 18.10.24 458
2 MWO & VSS를 이용한 Microwave Design 구재희 09.04.10 46
1 MWOFFICE 를 이용한 설계 기초/실습 구재희 02.01.15 187
질문/답변
  제목 작성자 작성일 조회
305 [답변] GPDK 설치 관련 문의 드립니다.

   안녕하세요.  cds.lib.oa22를 cds.lib로 이름을 수정하셔서 Tool 띄..

손정훈 23.12.22 83
304 [SF28] DRC 문의

안녕하십니까 경상국립대학교 손현우교수님 연구실 소속 우정민입니다.   SF28 ..

우정민 23.12.04 109
303 [답변] [SF28] DRC 문의

 1.   해당 에러는 PC 간격 문제로 방향을 바꾸지 않고는 해결하기 어렵..

김연태 23.12.05 54
302 [답변] [SF28] DRC 문의

확인 감사드립니다.   에러가 발생하는 2개 셀은, 위쪽 : C8T28SOI_LRP_CNHLSX54..

우정민 23.12.05 25
301 [답변] [SF28] DRC 문의

 C8T28SOI_LR_ANTPROTGVFILLERSNPW8  셀의 좌 우에 있는 셀들의 rotation 정보..

김연태 23.12.05 20
300 [답변] [SF28] DRC 문의

   C8T28SOI_LR_ANTPROTGVFILLERSNPW8 좌우 셀들은 동일하게 MX입니다  ..

우정민 23.12.05 17
299 [답변] [SF28] DRC 문의

1.   좌우에 있는 셀들의 종류도 알려 주시기 바랍니다.    2.  ..

김연태 23.12.05 19
298 [답변] [SF28] DRC 문의

왼쪽 셀 : C8T28SOI_LR_AOI22X2_P0, rotation : MX 오른쪽 셀 : C8T28SOI_LRP..

우정민 23.12.05 18
297 [답변] [SF28] DRC 문의

C8T28SOI_LR_ANTPROTGVFILLERNPW8  가 아닌  C8T28SOI_LR_ANTPROTGVFILLERSNP..

김연태 23.12.05 271
296 Custom Compiler layout 설계 시 DRC 및 테크파일 관련 질문드립니다.

안녕하세요 고려대학교 유현용교수님 연구실 이준혁입니다. Custom Compiler를 이용하여..

이준혁 23.11.28 39
295 [답변] Custom Compiler layout 설계 시 DRC 및 테크파일 관련 질문드립니다.

안녕하세요. IDEC 조인신입니다.     1. saed14nm_1p9m_MW.tf 는 mil..

조인신 23.11.29 15
294 [답변] Custom Compiler layout 설계 시 DRC 및 테크파일 관련 질문드립니다.

 안녕하세요 답변 감사합니다. 4번 질문에 관련해서 추가적으로 질문드릴게 있어 ..

이준혁 23.11.29 9
293 [답변] Custom Compiler layout 설계 시 DRC 및 테크파일 관련 질문드립니다.

Design kit 은 파운드리사에서 제작해서 제공하는 것입니다. (사용을 위해서는 계약을 ..

조인신 23.11.29 41
292 SF28공정 set_ignored_layers 관련 문의

안녕하세요 서울과학기술대학교 석사연구생 고광현입니다. DC 컴파일을 진행하는 중에 ..

고광현 23.10.29 17
291 [답변] SF28공정 set_ignored_layers 관련 문의

 DC 에서 합성하기 전에 아래와 같이 metal direction 정의 후에 진행 해 보시기 바..

김연태 23.10.31 32
290 [답변] ic compiler library 생성 문제 관련하여 문의드립니다.

MW 툴 설치 후 doc 폴더 내의 가이드 문서를 참고하여 진행하시기 바랍니다.  &nbs..

김연태 23.10.05 45
289 학부 수업용 EDA Tool 관련 문의

--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : Spectre, Virtuoso, Siemens ..

이동훈 23.09.04 38
288 [답변] 학부 수업용 EDA Tool 관련 문의

안녕하세요. IDEC 조인신입니다.     1) 네 가능합니다.  2) 네 문..

조인신 23.09.04 36
287 TCAD 데몬툴 실행오류 문의

--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : EDA Tool 버전(SCL/LCU/MGLS 포함..

류승민 23.08.24 77
286 [답변] TCAD 데몬툴 실행오류 문의

안녕하세요. IDEC 조인신입니다.     서버가 두 대이면 hostname 및 IP 를..

조인신 23.08.28 22
1 2 3 4 5 6 7 8 9 10 23
자료실
  제목 작성자 작성일 조회
2 e2l-디지털시스템-SoC용 Embedded S/W 실습

영문제목 : Embedded S/W Practice 개요 : 키워드 : FirMWare, FPGA, Device driver..

구재희 07.11.30 901
1 e2l-디지털시스템-SoC용 Embedded S/W 실습

영문제목 : Embedded S/W Practice 개요 : 2005년 정부의 임베디드 소프트웨어 지원 정..

구재희 05.09.20 926
1
기타 게시판
구분 제목 작성자 작성일 조회
참여교수 성과 - 논문 A 12.1MW, 60dB SNR, 8-Channel Beamforming Embedded SAR ADC for Ultra..

김수환 18.11.07 4
참여교수 성과 - 논문 A 0.85MW 140 GHz oscillator in 65nm CMOS Process

홍종필 18.10.24 20
참여교수 성과 - 논문 A 280-/300-GHz Three-Stage Amplifiers in 65-nm CMOS With 12-/9-dB Ga..

홍종필 18.10.24 10
참여교수 성과 - 논문 A 9.02MW CNN-stereo-based real-time 3D hand-gesture recognition proc..

유회준 18.10.18 12
참여교수 성과 - 논문 A 0.78 MW Low-Power 4.02 High-Compression Ratio Less than 10−6 BER E..

유회준 18.10.18 11
참여교수 성과 - 논문 A 141.4 MW Low-Power Online Deep Neural Network Training Processor f..

유회준 18.10.18 6
참여교수 성과 - 논문 A 27.1 MW, 7.5-to-11.1 Gb/s single-loop referenceless CDR with direc..

정덕균 17.11.02 21
참여교수 성과 - 논문 A 0.53MW ultra-low-power 3D face frontalization processor for face r..

유회준 17.10.25 17
참여교수 성과 - 논문 14.6 A 0.62MW ultra-low-power convolutional-neural-network face-reco..

유회준 17.10.25 11
참여교수 성과 - 논문 27.2 A 25.2MW EEG-NIRS multimodal SoC for accurate anesthesia depth ..

유회준 17.10.25 6
참여교수 성과 - 논문 A 502-GOPS and 0.984-MW Dual-Mode Intelligent ADAS SoC With Real-Tim..

유회준 17.10.25 9
참여교수 성과 - 논문 A 82.5% Power Efficiency at 1.2MW Buck Converter with Sleep Control

변상진 17.10.23 9
참여교수 성과 - 논문 A 1.74MW/GHz 0.11-2.5GHz Fast-Locking, Jitter-Reducing, 180° Phase-S..

김수환 16.10.21 2
참여교수 성과 - 논문 디지털 임피던스 보정과 이퀄라이저를 가진 1.88MW/Gb/s 5Gb/s 송신단

장영찬 16.10.21 3
참여교수 성과 - 논문 A 1.28 MW Ultra Low Power Consumption Baseband with Automatic RC Fil..

이강윤 16.10.18 4
참여교수 성과 - 논문 A 9.6 Gb/s 0.96 MW/Gb/s Forwarded Clock Receiver With High Jitter To..

김이섭 16.10.18 5
참여교수 성과 - 논문 A 5-Gb/s 2.67-MW/Gb/s Digital Clock and Data Recovery With Hybrid Di..

김이섭 16.10.18 11
참여교수 성과 - 논문 A 9.6-Gb/s 1.22-MW/Gb/s Data-Jitter Mixing Forwarded-Clock Receiver ..

김이섭 16.10.18 6
참여교수 성과 - 논문 A 65 nm CMOS 7b 2 GS/s 20.7 MW Flash ADC With Cascaded Latch Interpo..

류승탁 16.10.14 16
참여교수 성과 - 논문 A SUC-Based Full-Binary 6-bit 3.1-GS/s 17.7-MW Current-Steering DAC ..

류승탁 16.10.14 9
1 2 3 4 5 6 7 8 9 10 11