Logo

회원가입로그인 ENGLISH naver youtube  
search 

AND 검색 : 단어사이 띄어쓰기.     예) 반도체⌒설계

OR    검색 : 단어사이 or 표기.       예) 반도체⌒or⌒설계


VOD
  제목 강사정보 등록일
2 SoC 설계를 위한 IC Compiler 실습 손병복/연구소장/스마트브이 2019.12.19
1 SoC 설계를 위한 IC Compiler 활용 교육 손병복/연구소장/스마트브이 2019.12.19
교육자료
  제목 작성자 작성일 조회
질문/답변
  제목 작성자 작성일 조회
329 [답변] 합성 관련 질문

  IDEC 선혜승입니다     먼저 분명히 할 것은 analyze 를 한 ..

선혜승 20.04.08 26
328 [답변] 합성 관련 질문

elaborate, uniquify, current_design compile_ultra -no_autoungroup 등의 기본적인 ..

이경준 20.04.08 36
327 [답변] 합성 관련 질문

    IDEC 선혜승입니다     우선 set_dont_touch 를 ..

선혜승 20.04.09 69
326 Standard I/O pad 삽입 시점

안녕하세요. Standard I/O pad를 삽입해야하는 시점에 대해 문의드립니다. 일반적인 설..

이경준 20.04.03 16
325 [답변] Standard I/O pad 삽입 시점

  IDEC 선혜승입니다     설계에 대한 기본적인 흐름은 홈페이지..

선혜승 20.04.03 100
324 Cadence virtuoso 시뮬레이션 돌리는데 질문이 있습니다

안녕하세요 연구원님 다름이아니라 회로를 디자인해서 시뮬레이션을 돌렸을때 다음과 같..

유용준 20.03.30 53
323 [답변] Cadence virtuoso 시뮬레이션 돌리는데 질문이 있습니다

안녕하세요. IDEC 연구원 조인신입니다.   우선 사용하고 있는 라이선스가 ..

조인신 20.03.31 80
322 [답변] 삼성 28nm 공정 합성에 관해 질문드립니다

  IDEC 선혜승입니다     PIN LOAD 가 매우 크게 되어 있군요&nb..

선혜승 20.03.30 32
321 [답변] 삼성 28nm 공정 합성에 관해 질문드립니다

 답변 감사합니다. 답변해주신 내용 중에 궁금한 부분이 있어서 다시 질문드리려고..

조정훈 20.03.30 10
320 [답변] 삼성 28nm 공정 합성에 관해 질문드립니다

 IDEC 선혜승입니다   네 줄여야 합니다   셀 DELAY 가 매우..

선혜승 20.03.30 100
319 I/O Ring에서 Power Domain 관련 질문입니다.

안녕하세요. 한양대학교 박상규 교수님 연구실 석사과정 백경호입니다.   외부에..

백경호 20.03.25 42
318 [답변] I/O Ring에서 Power Domain 관련 질문입니다.

  IDEC 선혜승입니다     답변을 첨부로 드렸습니다  ..

선혜승 20.03.25 34
317 [답변] I/O Ring에서 Power Domain 관련 질문입니다.

안녕하세요.AVDD 1V Cell로 Diigital 회로에1V를 공급할 수 있는 것이군요.   한..

백경호 20.03.25 16
316 [답변] I/O Ring에서 Power Domain 관련 질문입니다.

  IDEC 선혜승입니다     공정사에서 제공하는 IO 셀 중에 정말..

선혜승 20.03.25 17
315 [답변] I/O Ring에서 Power Domain 관련 질문입니다.

답변 감사합니다. 정말 많은 도움이 되었습니다..!! 말씀해주신 내용 참고하여 진행하겠..

백경호 20.03.25 80
314 IC Compiler에서의 DRC 질문입니다.

안녕하세요. 한양대학교 박상규 교수님 연구실 석사과정 백경호입니다.   IC Comp..

백경호 20.03.21 31
313 [답변] IC Compiler에서의 DRC 질문입니다.

  IDEC 선혜승입니다     제가 질문하신 분의 디자인에 대하여 ..

선혜승 20.03.23 86
312 [ICC] stream export 문의

안녕하세요   한양대학교 권오경교수님연구실 박사과정 정재형입니다. 선혜승 연..

정재형 20.03.17 43
311 [답변] [ICC] stream export 문의

   IDEC 선혜승입니다     1. Warning 은 무시하셔도 됩니..

선혜승 20.03.17 31
310 [답변] [ICC] stream export 문의

   감사합니다.     1. Warning 은 무시하셔도 됩니다 &nb..

정재형 20.03.18 18
자료실
  제목 작성자 작성일 조회
 
기타 게시판
구분 제목 작성자 작성일 조회
참여교수 성과 - 논문 Rectifier array based on efficient power recycling with extended ran..

오준택 24.06.24 8
참여교수 성과 - 논문 S-Band Wideband Harmonic Transponder with Wide INPUt Power Range

오준택 24.06.24 8
참여교수 성과 - 논문 High-Efficiency Rectifier Based on Transmission-Line Transformer wit..

오준택 24.06.24 3
참여교수 성과 - 논문 JNPU: A 1.04 TFLOPS Joint-DNN Training Processor with Speculative Cy..

김주영 24.06.17 20
참여교수 성과 - 논문 An 884MHz, -41.8dBm INPUt Power Sensitivity, 570-Stage CMOS RF-DC Re..

변상진 24.06.10 6
참여교수 성과 - 논문 Analysis and Design of a 970-MHz, 108-Stage CMOS Ambient RF Energy H..

변상진 24.06.10 30
참여교수 성과 - 논문 A D -Band Wideband Low-Noise Amplifier Adopting Pseudo-Simultaneous ..

이상국 24.03.05 28
참여교수 성과 - IP Matrix Multiplier

This IP(hereinafter referred to as “VSA”) is an accelerator for speedin..

김동순 24.02.29 282
참여교수 성과 - 논문 Block Group Scheduling: A General Precision-scalable NPU Scheduling ..

박영준 24.02.28 17
참여교수 성과 - 논문 A 2.72fJ/conv 13b 2MS/s SAR ADC Using Dynamic Capacitive Comparator ..

이민재 24.02.27 46
참여교수 성과 - 논문 Fast and Accurate Virtual Prototyping of an NPU with Analytical Memo..

하순회 24.02.19 3
참여교수 성과 - 논문 A 7GHz ERBW 1.1GS/s 6-bit PVT Tolerant Asynchronous CI-SAR with only..

김진태 24.02.16 28
참여교수 성과 - 논문 Greedy 타일링을 활용한 CNN에서의 NPU 메모리 사용량 감소 기법

이혁재 24.02.14 11
참여교수 성과 - 논문 BERT 모델 최적화를 위한 NPU내 이종하드웨어의 비순차 스케줄링

이혁재 24.02.14 6
참여교수 성과 - 논문 Voltage Summation-Based Processing-In Memory SRAM Macro with 4-Bit W..

구민석 24.02.14 2
참여교수 성과 - 논문 Double clock sampling XBBPFD for distortion of iNPUt data duty cycle

범진욱 24.02.13 10
참여교수 성과 - 논문 Voltage Summation-Based Processing-In Memory SRAM Macro with 4-Bit W..

김윤 24.02.07 12
참여교수 성과 - 논문 A 1V-Supply 1.85VPP-INPUt-Range 1kHz-BW 181.9dB-FOMDR 179.4dB-FOMSND..

이정협 24.02.07 22
참여교수 성과 - 논문 A Capacitive Computing-In-Memory Circuit With Low INPUt Loading SRAM..

김재준 24.02.01 14
참여교수 성과 - 논문 A 3.8 mW 1.9 mΩ/√Hz Electrical Impedance Tomography Imaging with 28...

유회준 24.02.01 11
1 2 3 4 5 6 7 8 9 10 14