Logo

회원가입로그인 ENGLISH naver youtube  
search 

AND 검색 : 단어사이 띄어쓰기.     예) 반도체⌒설계

OR    검색 : 단어사이 or 표기.       예) 반도체⌒or⌒설계


VOD
  제목 강사정보 등록일
2 SoC 설계를 위한 IC Compiler 실습 손병복/연구소장/스마트브이 2019.12.19
1 SoC 설계를 위한 IC Compiler 활용 교육 손병복/연구소장/스마트브이 2019.12.19
교육자료
  제목 작성자 작성일 조회
질문/답변
  제목 작성자 작성일 조회
169 [답변] [답변] DC design constraint 및 ICC path generation 문의

2번과 3번에 대해 문의를 다시 드립니다.   2. Divide clock의 경우, verilog co..

정동혁 18.06.14 13
168 [답변] [답변] [답변] DC design constraint 및 ICC path generation 문의

    IDEC 선혜승입니다     그런 경우라면  crate_g..

선혜승 18.06.14 57
167 Cadence IC5141 CDL import 관련 질문입니다.

NPUT FILE: /home/tools/pdk/Untar/TSMCHOME/digital/spice/tpz873nez_230b/tpz873nez_3...

김태형 18.06.07 69
166 [답변] Cadence IC5141 CDL import 관련 질문입니다.

NPUT FILE: /home/tools/pdk/Untar/TSMCHOME/digital/spice/tpz873nez_230b/tpz873nez_3...

조인신 18.06.07 30
165 [답변] [답변] Cadence IC5141 CDL import 관련 질문입니다.

NPUT FILE: /home/tools/pdk/Untar/TSMCHOME/digital/spice/tpz873nez_230b/tpz873nez_3...

김태형 18.06.07 26
164 [답변] [답변] [답변] Cadence IC5141 CDL import 관련 질문입니다.

NPUT FILE: /home/tools/pdk/Untar/TSMCHOME/digital/spice/tpz873nez_230b/tpz873nez_3...

조인신 18.06.08 66
163 [심재훈] Magnachip 180nM 공정문의

안녕하세요.   경북대학교 전자과에 재학중인 최성진이라고 합니다.   다..

최성진 18.04.17 44
162 [답변] Magnachip 180nM 공정문의

안녕하세요. IDEC 연구원 조인신입니다.   calview.cellmap 파일에 rnwsti ..

조인신 18.04.17 40
161 [답변] [답변] Magnachip 180nM 공정문의

  해결되었습니다.   감사합니다.   좋은 하루되세요.   [조..

최성진 18.04.17 51
160 [답변] SEC65nm공정 spectre 시뮬레이션 소자관련 error 질문입니다.

안녕하세요. IDEC 연구원 조인신입니다.   해당 문제는 시뮬레이션 시 mode..

조인신 18.03.15 30
159 [답변] [답변] SEC65nm공정 spectre 시뮬레이션 소자관련 error 질문입니다.

 안녕하세요 고려대 전상근 교수님 연구실 이현규입니다.   친절한 답변 감..

이현규 18.03.15 6
158 [답변] [답변] [답변] SEC65nm공정 spectre 시뮬레이션 소자관련 error 질문입니다.

ADE L 을 실행한 후 ADE 창이 뜨면 ADE 의 메뉴에서 Setup -> Model Libraries ... ..

조인신 18.03.15 28
157 [전상근] SEC65nm공정 spectre 시뮬레이션 소자관련 error 질문입니다.

안녕하세요. 고려대학교 전상근 교수님 연구실 이현규입니다. SEC65nm 공정을 Spectre를..

이현규 18.03.15 10
156 [답변] MS180-1801회 Magana018_rev160725 TKM VIA,Pin 오류 질문

안녕하세요. IDEC 연구원 조인신입니다.   답변 글이 삭제되어 다시 올립니다. ..

조인신 18.03.15 15
155 [채형일] MS180-1801회 Magana018_rev160725 TKM VIA,Pin 오류 질문

안녕하세요? 국민대학교 학부생 오영균 학생입니다. 번번히 질문드려 죄송합니다. &nb..

오영균 18.03.14 28
154 [답변] MS180-1801회 Magana018_rev160725 PEX 질문

안녕하세요. IDEC 연구원 조인신입니다.   PEX 시  Calibre_HL18G_XRC_S3.7..

조인신 18.03.07 65
153 [채형일] MS180-1801회 Magana018_rev160725 PEX 질문

안녕하세요? 국민대 학부생 오영균 학생입니다. 캘리버 PEX 진행하는데 있어서 진행이 ..

오영균 18.03.07 53
152 [답변] 매그나칩 180nm 공정 noise simulation 문의

안녕하세요. IDEC 연구원 조인신입니다.   corner_HL18G.scs 을 사용하면 ..

조인신 18.03.05 20
151 [노정진] 매그나칩 180nm 공정 noise simulation 문의

안녕하세요. 설계한 amp 의 iNPUt noise 특성을 보고 싶습니다. 기존에 model file 은 c..

송석재 18.03.05 7
150 [답변] 0.18공정 레이아웃 에러 및 메모리 문의

 1. tdf 파일을 로드하고 boundry 로 선언해야 합니다.      그럼..

김연태 17.11.30 53
1 41 42 43 44 45 46 47 48 49
자료실
  제목 작성자 작성일 조회
 
기타 게시판
구분 제목 작성자 작성일 조회
참여교수 성과 - 논문 High Efficiency Class-F Rectifier Based on Harmonic-Controlled Volta..

오준택 25.01.17 23
참여교수 성과 - 논문 A Wide-Dynamic-Range Optical Receiver Using an INPUt Overload Compen..

윤태열 25.01.16 9
참여교수 성과 - 특허 INPUT/OUTPUT MATCHING CIRCUIT AND BROADBAND AMPLIFIER INCLUDING THE ..

NPUT/OUTPUT MATCHING CIRCUIT AND BROADBAND AMPLIFIER INCLUDING THE SAME

이재성 25.01.14 11
참여교수 성과 - 논문 A D-Band Wideband Low-Noise Amplifier Adopting Pseudo-Simultaneous N..

이상국 25.01.14 10
참여교수 성과 - 논문 DR Loss-Free Dithering-Based Digital Background Linearity Calibratio..

류승탁 25.01.13 8
참여교수 성과 - 논문 A 13.2-kSPS Data Rate, 5.1-G Ω INPUt Impedance Read-Out IC for DC Me..

이주열 25.01.11 16
참여교수 성과 - 논문 Second-order Delta-sigma Modulator based on Differential Difference ..

고형호 25.01.07 16
참여교수 성과 - 논문 A Precision Low-Noise Sensor Readout System with BJT-INPUt-Based Amp..

고형호 25.01.07 11
참여교수 성과 - 논문 A Design Framework for Cost-Efficient Sorters With Arbitrary INPUt/O..

이영주 25.01.03 3
참여교수 성과 - 논문 High-performance Sparsity-aware NPU with Reconfigurable Comparator-m..

류성주 25.01.03 9
참여교수 성과 - 논문 BiNPU: A 33.0 MOP/s/LUT Binary Neural Network Inference Processor Sh..

김태환 24.12.30 4
참여교수 성과 - 논문 BiNPU_A_33.0_MOP_s_LUT_Binary_Neural_Network_Inference_Processor_Sho..

김태환 24.12.30 7
참여교수 성과 - 논문 Analysis and Design of a 570-Stage CMOS RF-DC Rectifier With Ground ..

변상진 24.12.20 13
참여교수 성과 - 특허 NON-LINEAR MEMORY FAILURE ANALYSIS METHOD AND MEMORY TEST APPARATUS

Nowadays, as the capacity of a memory under test (MUT) increases, the size of a mem..

강성호 24.12.11 3
참여교수 성과 - 논문 A 1.96Vpp INPUt-Range 3rd-Order Noise-Shaping Pipelined-SAR ADC with..

유담 24.12.07 12
참여교수 성과 - 논문 A 29.5W Switched-Capacitor based Dual-Output Hybrid Secondary Charge..

조건희 24.11.19 15
참여교수 성과 - 논문 Single-INPUt Multiple-Output (SIMO) Cascode Low-Noise Amplifier with..

김민수 24.11.01 10
참여교수 성과 - 논문 Wideband INPUt Impedance-Invariant Active Phase Shifter Using Miller..

홍성철 24.10.17 12
참여교수 성과 - 논문 Broad Dual-Band Rectifier With Wide INPUt Power Ranges for Wireless ..

오준택 24.06.24 13
참여교수 성과 - 논문 Compact Rectifier Array With Wide INPUt Power and Frequency Ranges B..

오준택 24.06.24 14
1 2 3 4 5 6 7 8 9 10 14