Logo

회원가입로그인 ENGLISH naver youtube  
search 

AND 검색 : 단어사이 띄어쓰기.     예) 반도체⌒설계

OR    검색 : 단어사이 or 표기.       예) 반도체⌒or⌒설계


VOD
  제목 강사정보 등록일
2 SoC 설계를 위한 IC Compiler 실습 손병복/연구소장/스마트브이 2019.12.19
1 SoC 설계를 위한 IC Compiler 활용 교육 손병복/연구소장/스마트브이 2019.12.19
교육자료
  제목 작성자 작성일 조회
질문/답변
  제목 작성자 작성일 조회
169 [답변] [답변] DC design constraint 및 ICC path generation 문의

2번과 3번에 대해 문의를 다시 드립니다.   2. Divide clock의 경우, verilog co..

정동혁 18.06.14 13
168 [답변] [답변] [답변] DC design constraint 및 ICC path generation 문의

    IDEC 선혜승입니다     그런 경우라면  crate_g..

선혜승 18.06.14 57
167 Cadence IC5141 CDL import 관련 질문입니다.

NPUT FILE: /home/tools/pdk/Untar/TSMCHOME/digital/spice/tpz873nez_230b/tpz873nez_3...

김태형 18.06.07 69
166 [답변] Cadence IC5141 CDL import 관련 질문입니다.

NPUT FILE: /home/tools/pdk/Untar/TSMCHOME/digital/spice/tpz873nez_230b/tpz873nez_3...

조인신 18.06.07 30
165 [답변] [답변] Cadence IC5141 CDL import 관련 질문입니다.

NPUT FILE: /home/tools/pdk/Untar/TSMCHOME/digital/spice/tpz873nez_230b/tpz873nez_3...

김태형 18.06.07 26
164 [답변] [답변] [답변] Cadence IC5141 CDL import 관련 질문입니다.

NPUT FILE: /home/tools/pdk/Untar/TSMCHOME/digital/spice/tpz873nez_230b/tpz873nez_3...

조인신 18.06.08 66
163 [심재훈] Magnachip 180nM 공정문의

안녕하세요.   경북대학교 전자과에 재학중인 최성진이라고 합니다.   다..

최성진 18.04.17 44
162 [답변] Magnachip 180nM 공정문의

안녕하세요. IDEC 연구원 조인신입니다.   calview.cellmap 파일에 rnwsti ..

조인신 18.04.17 40
161 [답변] [답변] Magnachip 180nM 공정문의

  해결되었습니다.   감사합니다.   좋은 하루되세요.   [조..

최성진 18.04.17 51
160 [답변] SEC65nm공정 spectre 시뮬레이션 소자관련 error 질문입니다.

안녕하세요. IDEC 연구원 조인신입니다.   해당 문제는 시뮬레이션 시 mode..

조인신 18.03.15 30
159 [답변] [답변] SEC65nm공정 spectre 시뮬레이션 소자관련 error 질문입니다.

 안녕하세요 고려대 전상근 교수님 연구실 이현규입니다.   친절한 답변 감..

이현규 18.03.15 6
158 [답변] [답변] [답변] SEC65nm공정 spectre 시뮬레이션 소자관련 error 질문입니다.

ADE L 을 실행한 후 ADE 창이 뜨면 ADE 의 메뉴에서 Setup -> Model Libraries ... ..

조인신 18.03.15 28
157 [전상근] SEC65nm공정 spectre 시뮬레이션 소자관련 error 질문입니다.

안녕하세요. 고려대학교 전상근 교수님 연구실 이현규입니다. SEC65nm 공정을 Spectre를..

이현규 18.03.15 10
156 [답변] MS180-1801회 Magana018_rev160725 TKM VIA,Pin 오류 질문

안녕하세요. IDEC 연구원 조인신입니다.   답변 글이 삭제되어 다시 올립니다. ..

조인신 18.03.15 15
155 [채형일] MS180-1801회 Magana018_rev160725 TKM VIA,Pin 오류 질문

안녕하세요? 국민대학교 학부생 오영균 학생입니다. 번번히 질문드려 죄송합니다. &nb..

오영균 18.03.14 28
154 [답변] MS180-1801회 Magana018_rev160725 PEX 질문

안녕하세요. IDEC 연구원 조인신입니다.   PEX 시  Calibre_HL18G_XRC_S3.7..

조인신 18.03.07 65
153 [채형일] MS180-1801회 Magana018_rev160725 PEX 질문

안녕하세요? 국민대 학부생 오영균 학생입니다. 캘리버 PEX 진행하는데 있어서 진행이 ..

오영균 18.03.07 53
152 [답변] 매그나칩 180nm 공정 noise simulation 문의

안녕하세요. IDEC 연구원 조인신입니다.   corner_HL18G.scs 을 사용하면 ..

조인신 18.03.05 20
151 [노정진] 매그나칩 180nm 공정 noise simulation 문의

안녕하세요. 설계한 amp 의 iNPUt noise 특성을 보고 싶습니다. 기존에 model file 은 c..

송석재 18.03.05 7
150 [답변] 0.18공정 레이아웃 에러 및 메모리 문의

 1. tdf 파일을 로드하고 boundry 로 선언해야 합니다.      그럼..

김연태 17.11.30 53
1 41 42 43 44 45 46 47 48 49
자료실
  제목 작성자 작성일 조회
 
기타 게시판
구분 제목 작성자 작성일 조회
참여교수 성과 - 논문 GANPU: An Energy-Efficient Multi-DNN Training Processor for GANs Wit..

유회준 22.05.18 13
참여교수 성과 - 논문 A D-Band High-Gain and Low-Power LNA in 65-nm CMOS by Adopting Simul..

이상국 22.02.15 11
참여교수 성과 - 논문 Sine-Sweep INPUt Generation With Minimum Energy Restriction for Obta..

조동일 22.02.15 2
참여교수 성과 - 논문 Decoupled Error Dynamics Design for Discrete-time Sliding Mode Contr..

조동일 22.02.15 3
참여교수 성과 - 논문 A 0.9V 0.022mm² 103dB DR Switched-Capacitor Audio Delta-Sigma Modula..

안길초 22.02.14 13
참여교수 성과 - 논문 -3dBm의 INPUt Power에서 45%의 효율을 가지는 Recongurable Multi-stage..

범진욱 22.02.14 5
참여교수 성과 - 특허 웨어러블 디바이스 기반 적응형 DTW을 이용한 손동작 인식기 및 인식 방법

웨어러블 디바이스 기반 적응형 DTW을 이용한 손동작 인식 방법이 제공되며, 웨어러블 디..

정윤호 22.02.13 6
참여교수 성과 - 특허 BIRA CAM 구조를 재활용한 DRAM 기반 포스트 실리콘 디버깅 방법 및 장치

본 발명은 포스트 실리콘 디버깅 과정에서 온-칩 오류 감지를 위해 BISR(Built-In Self-R..

강성호 22.02.11 11
참여교수 성과 - 논문 An 18.24-Gb/s, 0.93-pJ/bit Receiver With an INPUt-Level-Sensing CDR ..

전정훈 22.02.11 10
참여교수 성과 - 논문 A Dual-Band Wide-INPUt-Range Adaptive CMOS RF–DC Converter for Ambie..

권익진 22.02.11 11
참여교수 성과 - 논문 INPUt-Splitting 구조가 적용된 Spiking Neural Network 시스템 설계

김윤 22.02.11 11
참여교수 성과 - 논문 Dual Piezoelectric Energy Investing and Harvesting Interface for Hig..

이윤명 22.02.08 0
참여교수 성과 - 논문 Low Power Gate Diffusion INPUt Full Adder using Floating Body

김영민 22.02.07 4
참여교수 성과 - 특허 INPUT DEVICE , ELECTRONIC SYSTEM AND CONTROL METHOD THEREFOR

NPUT DEVICE , ELECTRONIC SYSTEM AND CONTROL METHOD THEREFOR

이강윤 22.02.04 1
참여교수 성과 - 논문 A 4.5 G-INPUt Impedance Chopper Amplifier With Embedded DC-Servo an..

이종욱 22.02.03 4
참여교수 성과 - 특허 INTERRUPT REQUEST PROCESSING DEVICE

The present invention is directed to providing an interrupt request processing devi..

이찬호 22.02.03 4
참여교수 성과 - 논문 Second-order Noise Shaping SAR ADC using 3-iNPUt Comparator with Vol..

장영찬 22.01.28 11
참여교수 성과 - 논문 Low-Noise Chopper Amplifier Using Lateral PNP INPUt Stage With Autom..

고형호 22.01.26 22
참여교수 성과 - 논문 A Concurrent Dual-band Partial Feedback LNA with Noise and INPUt Imp..

임동구 22.01.24 23
참여교수 성과 - 논문 A 0.7V 17fJ/step-FOMW 178.1dB-FOMSNDR 10kHz-BW 560mVPP True-ExG Biop..

이정협 22.01.21 31
1 2 3 4 5 6 7 8 9 10 14