Logo

회원가입로그인 ENGLISH naver youtube  
search 

AND 검색 : 단어사이 띄어쓰기.     예) 반도체⌒설계

OR    검색 : 단어사이 or 표기.       예) 반도체⌒or⌒설계


VOD
  제목 강사정보 등록일
2 SoC 설계를 위한 IC Compiler 실습 손병복/연구소장/스마트브이 2019.12.19
1 SoC 설계를 위한 IC Compiler 활용 교육 손병복/연구소장/스마트브이 2019.12.19
교육자료
  제목 작성자 작성일 조회
질문/답변
  제목 작성자 작성일 조회
109 [최우영] verilog 문의 드립니다.

안녕하세요. 서강대학교 최우영 교수님 연구실, 석사 연구생 윤지영 입니다. 지난번에 ..

윤지영 17.07.19 16
108 [답변] Sentaurus port

NPUT ACCEPT [0:0]:FORWARD ACCEPT [0:0]:OUTPUT ACCEPT [0:0]-A INPUT -m state --state..

조인신 17.07.13 4
107 [조일환] Sentaurus port

NPUT ACCEPT [0:0]:FORWARD ACCEPT [0:0]:OUTPUT ACCEPT [0:0]-A INPUT -m state --state..

장정훈 17.07.13 3
106 [답변] Spectre simulation error

안녕하세요. IDEC 연구원 조인신입니다.   어제 답변한 내용에 추가 하여 서버의..

조인신 17.07.12 9
105 [답변] [답변] Spectre simulation error

답변 감사합니다 조인신 연구원님 가르쳐 주신대로 버젼을 확인 해 본 결과 서버 bit는 ..

김지훈 17.07.12 6
104 [답변] [답변] [답변] Spectre simulation error

spectre 의 버전이 낮아 문제가 발생하는 것으로 보입니다. MMSIM 13~14 중의 버전..

조인신 17.07.13 28
103 [김소영] Spectre simulation error

안녕하십니까 성균관대학교 김지훈입니다. 어제 잠시 임시서버에 시뮬레이션 돌리는 문..

김지훈 17.07.12 7
102 [답변] 3 state IO 문의

  IDEC 선혜승입니다     IN/OUT 양방향을 지원하는 S STATE LOGIC IO..

선혜승 17.07.13 25
101 3 state IO 문의

안녕하세요 선혜승 연구원님 선우명훈 교수님 연구실 배정현입니다.   저희 digi..

배정현 17.07.12 10
100 [답변] Hspice 부가적인 tool 관련 문의드립니다

안녕하세요. IDEC 연구원 조인신입니다.   1. 해당 프로그랭은  지원..

조인신 17.06.23 23
99 [답변] [답변] Hspice 부가적인 tool 관련 문의드립니다

안녕하세요 조인신 연구원님, 조언해주신대로 진행하여 두가지 문제 모두 해결 완료하였..

조성재 17.06.23 26
98 Hspice 부가적인 tool 관련 문의드립니다

안녕하세요. 가천대학교 IT융합공학과 조성재 교수님 연구실 석사과정 조용범입니다. ..

조성재 17.06.23 19
97 [답변] 삼성65nm 문의드립니다.

안녕하세요. IDEC 연구원 조인신입니다.   vpulse 와 vdc 등은 PDK 내..

조인신 17.06.23 4
96 [답변] [답변] 삼성65nm 문의드립니다.

  설명이 부족하여 번거롭게 한 점 죄송합니다. 첨부드린 파일과 같이 vpulse의 ..

윤지영 17.06.23 4
95 [답변] [답변] [답변] 삼성65nm 문의드립니다.

첨부한 파일을 보니 basic library 에 있는 vpulse 로 확인이 됩니다. ..

조인신 17.06.23 1
94 [답변] [답변] [답변] [답변] 삼성65nm 문의드립니다.

   basic library 외에는 voltage, current source를 불러 올 수 있는 analog..

윤지영 17.06.23 3
93 [답변] [답변] [답변] [답변] [답변] 삼성65nm 문의드립니다.

analogLib 은 IC616 을 설치하면 기본적으로 제공되는 library 이기 때문에 library&nbs..

조인신 17.06.23 11
92 [답변] Analog Digital Mixed simulation 관련문의

발생되는 에러는  문법 오류 입니다.   output 으로 선언된 변수 code ..

김연태 17.06.07 21
91 [박홍준] nc verilog 관련문의

선혜승 선생님 안녕하세요  2017년 1월 IDEC MPW 설계를 위한 교육을 수강하였던 ..

장영재 17.05.23 16
90 [답변] nc verilog 관련문의

  IDEC 선혜승입니다     기본적으로 nc sim 을 사용하신다면 sine wa..

선혜승 17.05.24 25
1 41 42 43 44 45 46 47 48 49
자료실
  제목 작성자 작성일 조회
 
기타 게시판
구분 제목 작성자 작성일 조회
참여교수 성과 - 논문 An Inductive Loading Simultaneous Noise and INPUt Matching Technique..

윤태열 26.01.06 6
참여교수 성과 - 논문 Analysis and Design of a 970-MHz, 108-Stage CMOS Ambient RF Energy H..

변상진 26.01.06 6
참여교수 성과 - 논문 A 250kHz-BW 86.2dB-SNDR 176.7dB-FoMS Fully Dynamic kT/C Noise-Cance..

류승탁 26.01.06 2
참여교수 성과 - 논문 A Wide INPUt Range, Low-noise Neural Recording Amplifier ICWith Adap..

차혁규 26.01.06 2
참여교수 성과 - 논문 CPP: Clustered NPU-PIM Heterogeneous Computing Topology for LLM Infe..

정의영 25.12.31 2
참여교수 성과 - 논문 A Single-INPUt Multi-Output Resonant Regulating Rectifier Generating..

이형민 25.06.26 7
참여교수 성과 - 논문 BiRD: Bi-Directional INPUt Reuse Dataflow for Enhancing Depthwise Co..

조형민 25.02.13 10
참여교수 성과 - 논문 A Time-domain Multi-channel Resistive-sensor Interface IC with High ..

제민규 25.02.11 40
참여교수 성과 - 논문 An Area-Efficient Dual-Mode SAR ADC With 3-Level Analog Prediction t..

백광현 25.02.05 24
참여교수 성과 - 논문 A 3.8-mW 1.9-mΩ/√Hz Electrical Impedance Tomography IC With High Inp..

유회준 25.02.03 5
참여교수 성과 - 논문 Dual-INPUt Stacked Inverter-Based Single-Ended DRAM Sense Amplifier ..

정성욱 25.02.03 11
참여교수 성과 - 특허 2차 비선형성 개선을 위한 수동 믹서 및 주파수 변환기

본 기술 발명에서는 별도의 보정방법 없이 설계 상 믹서 블록에서 발생할 수 있는 여러 ..

한정환 25.01.23 3
참여교수 성과 - 특허 Single-INPUt Multi-Output Resonant Regulating Rectifier

Single-INPUt Multi-Output Resonant Regulating Rectifier

이형민 25.01.21 6
참여교수 성과 - 논문 A 7 GHz ERBW 1.1 GS/s 6-bit PVT Tolerant Asynchronous Charge-Injecti..

김진태 25.01.20 25
참여교수 성과 - 논문 Orchestrating Multiple Mixed Precision Models on a Shared Precision-..

박영준 25.01.20 11
참여교수 성과 - 논문 Adaptive Biasing을 통해 3.5V-63.5V INPUt Range를 가지는 전기차 배터..

권경하 25.01.20 6
참여교수 성과 - 논문 A 96 dB DR Second-Order CIFF Delta-Sigma Modulator with Rail-to-Rail..

장영찬 25.01.20 6
참여교수 성과 - 논문 A 72-channel Resistive-sensor Interface IC with High Energy Efficien..

제민규 25.01.17 17
참여교수 성과 - 논문 An Area-Efficient, DC-Coupled VCO-Based CT ∆ΣM with INPUt-TR-DAC for..

제민규 25.01.17 18
참여교수 성과 - 논문 A Four-Phase Time-Based Switched-Capacitor LDO With 13-ns Settling T..

김철우 25.01.17 12
1 2 3 4 5 6 7 8 9 10 14