
VOD
| 제목 | 강사정보 | 등록일 | |
|---|---|---|---|
| 2 | SoC 설계를 위한 IC Compiler 실습 | 손병복/연구소장/스마트브이 | 2019.12.19 |
| 1 | SoC 설계를 위한 IC Compiler 활용 교육 | 손병복/연구소장/스마트브이 | 2019.12.19 |
교육자료
| 제목 | 작성자 | 작성일 | 조회 |
|---|
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 889 |
[답변] [SS130_2501] STAR_RC
LVS 수행한 결과가 correct이면 됩니다. 그리고, star_cmd_template 문서 내용.. |
이종행 | 25.05.29 | 36 |
| 888 |
[답변] [SS130_2501] STAR_RC
안녕하십니까 먼저 말씀하신 것처럼 LVS 수행 결과는 Correct 였습.. |
이여진 | 25.05.29 | 22 |
| 887 |
[답변] [SS130_2501] STAR_RC
이여진님, device prefix는 default대로 설정하여야 합니다. "HN_NETLIST_SPIC.. |
이종행 | 25.05.29 | 59 |
| 886 |
[SF28-2501] MRAM관련 시뮬레이션 문의 드립니다.
안녕하세요, 중앙대학교 김민휘 교수님 연구실 김수한 입니다. LNM_28DK에서 MRAM 및 MT.. |
김수한 | 25.05.26 | 39 |
| 885 |
[답변] [SF28-2501] MRAM관련 시뮬레이션 문의 드립니다.
안녕하세요. IDEC 조인신입니다. 시뮬레이션시 설정해야 하는 model l.. |
조인신 | 25.05.27 | 48 |
| 884 |
Level shifter cell의 iNPUt_supply net 설정.
안녕하십니까 경상국립대학교 전자공학과 손현우 교수님 연구실 석사과정 박하늘입니다... |
박하늘 | 25.02.20 | 14 |
| 883 |
[답변] Level shifter cell의 iNPUt_supply net 설정.
정확한 것은 GUI 와 UPF 를 같이 봐야 알 수 있을 듯 합니다. 다만 설계자.. |
김연태 | 25.02.21 | 9 |
| 882 |
[답변] Level shifter cell의 iNPUt_supply net 설정.
항상 답변 감사합니다!. 답변해주신 것을 토대로 한번 더 확인해보도록 하겠습니.. |
박하늘 | 25.02.21 | 11 |
| 881 |
[답변] sf28nm cmom 소자 시뮬레이션 오류
안녕하세요. IDEC 조인신입니다. IDEC MPW 에 참여하는 것인지 소속 .. |
조인신 | 25.02.11 | 72 |
| 880 |
[SF28-2402] Dummy fill tiles_BE 관련 질문
NPUT_PATH_TILES_BE' from GDSII file '/home2/sf0602/pdk_analog/LNR28FDS_CalibreSmart.. |
이우진 | 25.02.04 | 50 |
| 879 |
[답변] [SF28-2402] Dummy fill tiles_BE 관련 질문
NPUT_PATH_TILES_BE' from GDSII file '/home2/sf0602/pdk_analog/LNR28FDS_CalibreSmart.. |
조인신 | 25.02.05 | 18 |
| 878 |
[답변] [SF28-2402] Dummy fill tiles_BE 관련 질문
NPUT_PATH_TILES_BE' from GDSII file '/home2/sf0602/pdk_analog/LNR28FDS_CalibreSmart.. |
이우진 | 25.02.05 | 72 |
| 877 |
Routing DRC Error
안녕하세요, 서울과학기술대학교 이상호 연구원입니다. .. |
이상호 | 25.01.28 | 27 |
| 876 |
[답변] Routing DRC Error
tie cell 은 내부 신호 중에 0 또는 1 값을 인가 할 때 사용하므로 .. |
김연태 | 25.01.29 | 54 |
| 875 |
[답변] [SF28] IO pad 및 DRC error 관련 문의
안녕하세요 고려대학교 이현근 교수님 연구실 박찬혁입니다. 먼저, 답.. |
박찬혁 | 25.01.22 | 23 |
| 874 |
[답변] [SF28] IO pad 및 DRC error 관련 문의
PAD 에는 LB 로 연결을 해야 합니다. LB 로 PAD 에 연결을 해도 해당 에러는 발생할 수 .. |
조인신 | 25.01.22 | 168 |
| 873 |
[SF28-2402] dummy fill 관련 질문입니다.
안녕하세요 고려대학교 이현근 교수님 연구실 박찬혁입니다. SmartFill을 진행.. |
박찬혁 | 25.01.20 | 39 |
| 872 |
[답변] [SF28-2402] dummy fill 관련 질문입니다.
안녕하세요. IDEC 조인신입니다. gds 파일에서 M37_KRPCH cell 을 찾.. |
조인신 | 25.01.21 | 120 |
| 871 |
[PVS201] 라이센스에 대한 문의입니다.
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : PVS201 EDA Tool 버전(SCL/LCU/MG.. |
장순규 | 25.01.10 | 30 |
| 870 |
[답변] [PVS201] 라이센스에 대한 문의입니다.
안녕하세요. IDEC 조인신입니다. 라이선스 관련 에러 메시지 중 IDEC .. |
조인신 | 25.01.10 | 53 |
자료실
| 제목 | 작성자 | 작성일 | 조회 |
|---|
기타 게시판
| 구분 | 제목 | 작성자 | 작성일 | 조회 |
|---|---|---|---|---|
| 참여교수 성과 - 특허 |
DIGITAL SIGNAL PROCESSOR AND DATA INPUTTING/OUTPUTTING METHOD
디지털 신호처리 프로세서 및 데이터 입출력 방법 |
박종선 | 15.09.02 | 3 |
| 참여교수 성과 - 특허 |
Apparatus for Real-Time Face Recognition?
Disclosed herein is a real-time face recognition apparatus and method. A real-time .. |
전재욱 | 15.09.01 | 17 |
| 참여교수 성과 - 특허 |
LOGIC GATE USING SCHMITT TRIGGER CIRCUIT
Logic gates using Schmitt trigger circuits are provided. An AND gate using the Sch.. |
김소영 | 15.09.01 | 15 |
| 참여교수 성과 - 특허 |
Coarse lock detector
A coarse lock detector for a delayed locked loop (DLL) is disclosed. The coarse lo.. |
정덕균 | 15.09.01 | 10 |
| 참여교수 성과 - 특허 |
Level-down shifter
A level-down shifter includes: a first load device between a first voltage and a fi.. |
정덕균 | 15.09.01 | 5 |
| 참여교수 성과 - 특허 |
Rail-to-rail comparator, pulse amplitude modulation receiver, and co..
A rail to rail comparator including a first comparison unit connected to a first te.. |
범진욱 | 15.09.01 | 10 |
| 참여교수 성과 - 논문 |
A Single-INPUt Four-Output (SIFO) AC?DC Rectifying System for Vibrat..
|
김철우 | 14.09.17 | 13 |
| 참여교수 성과 - 논문 |
A 0.15V INPUt Energy Harvesting Charge Pump with Switching Body Bias..
|
김철우 | 14.09.17 | 18 |
| 참여교수 성과 - 논문 |
A 1.2 V High PSRR Fast Transient BiCMOS Bandgap Voltage Reference wi..
|
이강윤 | 14.09.17 | 16 |
| 참여교수 성과 - 특허 |
APPARATUS AND METHOD FOR CONTROLLING MEMORY
Disclosed herein are an apparatus and method for controlling memory. The apparatus.. |
이찬호 | 15.08.27 | 1 |
| 참여교수 성과 - 논문 |
A Design of Low Dropout Voltage Regulator with Wide INPUt Range and ..
|
이강윤 | 14.09.17 | 8 |
| 참여교수 성과 - 논문 |
A Design of Wide INPUt Range, High Efficiency Rectifier for Mobile W..
|
이강윤 | 14.09.17 | 6 |
| 참여교수 성과 - 논문 |
Maximum energy transfer condition for piezoelectric energy harvester..
|
김재하 | 14.09.17 | 4 |
| 참여교수 성과 - 논문 |
WIDEBAND LNA USING SERIES RLC INPUT MATCHING AND RESISTIVE FEEDBACK
|
조춘식 | 14.09.16 | 9 |
| 참여교수 성과 - IP |
PFM Boost Converting Charger with INPUt Ripple Regulation for Therma..
PFM Boost Converting Charger with INPUt Ripple Regulation for Thermal Energy Harves.. |
김철우 | 16.10.05 | 11 |
| 참여교수 성과 - IP |
Anti-harmonic Fractional-ratio Frequency Multiplying Delay-Locked Loop
IP Name Anti-harmonic Fractional-ratio Frequency Multiplying Delay-Locked Loop IP.. |
김종선 | 15.09.05 | 107 |
| 참여교수 성과 - IP |
All-digital Fractional-ratio Frequency Multiplying Delay-Locked Loop
An all-digital frequency multiplying delay-locked loop (FMDLL) that provides both p.. |
김종선 | 15.09.05 | 11 |
| 참여교수 성과 - IP |
High-Power-iNPUt,-enhanced-Power-conversion-efficiency-semi-active-R..
High-Power-iNPUt,-enhanced-Power-conversion-efficiency-semi-active-Rectifier-Circui.. |
최준림 | 15.08.27 | 8 |
| 참여교수 성과 - 논문 |
A Fully Integrated Electroencephalogram (EEG) Analog Front-End IC wi..
|
고형호 | 14.09.03 | 32 |
| 참여교수 성과 - IP |
Digitally Controlled Single-Inductor Multiple-Output(SIMO)
Category Analog & Mixed Signal > Power Management Circuit > DC-DC Converter > (Ty.. |
김철우 | 14.09.20 | 17 |


