
VOD
| 제목 | 강사정보 | 등록일 | |
|---|---|---|---|
| 2 | SoC 설계를 위한 IC Compiler 실습 | 손병복/연구소장/스마트브이 | 2019.12.19 |
| 1 | SoC 설계를 위한 IC Compiler 활용 교육 | 손병복/연구소장/스마트브이 | 2019.12.19 |
교육자료
| 제목 | 작성자 | 작성일 | 조회 |
|---|
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 889 |
[답변] [SS130_2501] STAR_RC
LVS 수행한 결과가 correct이면 됩니다. 그리고, star_cmd_template 문서 내용.. |
이종행 | 25.05.29 | 36 |
| 888 |
[답변] [SS130_2501] STAR_RC
안녕하십니까 먼저 말씀하신 것처럼 LVS 수행 결과는 Correct 였습.. |
이여진 | 25.05.29 | 22 |
| 887 |
[답변] [SS130_2501] STAR_RC
이여진님, device prefix는 default대로 설정하여야 합니다. "HN_NETLIST_SPIC.. |
이종행 | 25.05.29 | 59 |
| 886 |
[SF28-2501] MRAM관련 시뮬레이션 문의 드립니다.
안녕하세요, 중앙대학교 김민휘 교수님 연구실 김수한 입니다. LNM_28DK에서 MRAM 및 MT.. |
김수한 | 25.05.26 | 39 |
| 885 |
[답변] [SF28-2501] MRAM관련 시뮬레이션 문의 드립니다.
안녕하세요. IDEC 조인신입니다. 시뮬레이션시 설정해야 하는 model l.. |
조인신 | 25.05.27 | 48 |
| 884 |
Level shifter cell의 iNPUt_supply net 설정.
안녕하십니까 경상국립대학교 전자공학과 손현우 교수님 연구실 석사과정 박하늘입니다... |
박하늘 | 25.02.20 | 14 |
| 883 |
[답변] Level shifter cell의 iNPUt_supply net 설정.
정확한 것은 GUI 와 UPF 를 같이 봐야 알 수 있을 듯 합니다. 다만 설계자.. |
김연태 | 25.02.21 | 9 |
| 882 |
[답변] Level shifter cell의 iNPUt_supply net 설정.
항상 답변 감사합니다!. 답변해주신 것을 토대로 한번 더 확인해보도록 하겠습니.. |
박하늘 | 25.02.21 | 11 |
| 881 |
[답변] sf28nm cmom 소자 시뮬레이션 오류
안녕하세요. IDEC 조인신입니다. IDEC MPW 에 참여하는 것인지 소속 .. |
조인신 | 25.02.11 | 72 |
| 880 |
[SF28-2402] Dummy fill tiles_BE 관련 질문
NPUT_PATH_TILES_BE' from GDSII file '/home2/sf0602/pdk_analog/LNR28FDS_CalibreSmart.. |
이우진 | 25.02.04 | 50 |
| 879 |
[답변] [SF28-2402] Dummy fill tiles_BE 관련 질문
NPUT_PATH_TILES_BE' from GDSII file '/home2/sf0602/pdk_analog/LNR28FDS_CalibreSmart.. |
조인신 | 25.02.05 | 18 |
| 878 |
[답변] [SF28-2402] Dummy fill tiles_BE 관련 질문
NPUT_PATH_TILES_BE' from GDSII file '/home2/sf0602/pdk_analog/LNR28FDS_CalibreSmart.. |
이우진 | 25.02.05 | 72 |
| 877 |
Routing DRC Error
안녕하세요, 서울과학기술대학교 이상호 연구원입니다. .. |
이상호 | 25.01.28 | 27 |
| 876 |
[답변] Routing DRC Error
tie cell 은 내부 신호 중에 0 또는 1 값을 인가 할 때 사용하므로 .. |
김연태 | 25.01.29 | 54 |
| 875 |
[답변] [SF28] IO pad 및 DRC error 관련 문의
안녕하세요 고려대학교 이현근 교수님 연구실 박찬혁입니다. 먼저, 답.. |
박찬혁 | 25.01.22 | 23 |
| 874 |
[답변] [SF28] IO pad 및 DRC error 관련 문의
PAD 에는 LB 로 연결을 해야 합니다. LB 로 PAD 에 연결을 해도 해당 에러는 발생할 수 .. |
조인신 | 25.01.22 | 168 |
| 873 |
[SF28-2402] dummy fill 관련 질문입니다.
안녕하세요 고려대학교 이현근 교수님 연구실 박찬혁입니다. SmartFill을 진행.. |
박찬혁 | 25.01.20 | 39 |
| 872 |
[답변] [SF28-2402] dummy fill 관련 질문입니다.
안녕하세요. IDEC 조인신입니다. gds 파일에서 M37_KRPCH cell 을 찾.. |
조인신 | 25.01.21 | 120 |
| 871 |
[PVS201] 라이센스에 대한 문의입니다.
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : PVS201 EDA Tool 버전(SCL/LCU/MG.. |
장순규 | 25.01.10 | 30 |
| 870 |
[답변] [PVS201] 라이센스에 대한 문의입니다.
안녕하세요. IDEC 조인신입니다. 라이선스 관련 에러 메시지 중 IDEC .. |
조인신 | 25.01.10 | 53 |
자료실
| 제목 | 작성자 | 작성일 | 조회 |
|---|
기타 게시판
| 구분 | 제목 | 작성자 | 작성일 | 조회 |
|---|---|---|---|---|
| 참여교수 성과 - IP |
2.3GHz ~ 3GHz Fractional-N Synthesizer based on sub-sampling PLL
Category Analog & Mixed Signal > Timing/Clock Circuit > PLL > (Output Freq.) Over.. |
김철우 | 14.09.20 | 23 |
| 참여교수 성과 - IP |
Digitally controlled DC-DC buck converter with bang-bang control
Category Analog & Mixed Signal > Power Management Circuit > DC-DC Converter > Oth.. |
김철우 | 14.09.20 | 9 |
| 참여교수 성과 - IP |
Self-Powered 30μW to 10mW Piezoelectric Energy Harvesting System wit..
Category Analog & Mixed Signal > Others Description Piezoelectric (PE) tra.. |
김철우 | 14.09.20 | 15 |
| 참여교수 성과 - IP |
18Gb/s transmitter
Description A 18Gb/s transmitter is fabricated in a 65 nm CMOS technology. The pr.. |
김철우 | 14.09.20 | 20 |
| 참여교수 성과 - IP |
An MPPT technique for thermal energy harvesting
Category Analog & Mixed Signal > Power Management Circuit > DC-DC Converter > Oth.. |
김철우 | 14.09.20 | 3 |
| 참여교수 성과 - IP |
Reduced Sample and Hold (S/H) count 100MS/s 10-bit Pipeline Analog-t..
Category Analog & Mixed Signal > Data Converter > A/D Converter > (Resolution) Un.. |
김철우 | 14.09.20 | 20 |
| 참여교수 성과 - IP |
5.12GHz injection-locked phase locked loop
Category Analog & Mixed Signal > Timing/Clock Circuit > PLL > (Output Freq.) Over.. |
김철우 | 14.09.20 | 12 |
| 참여교수 성과 - IP |
4.5GHz Injection locked all-digital PLL
Category Analog & Mixed Signal > Timing/Clock Circuit > PLL > (Output Freq.) Over.. |
김철우 | 14.09.20 | 17 |
| 참여교수 성과 - IP |
A 12b 10MS/s 0.34mm2 2.0mW 0.11um CMOS SAR ADC
IP Name : A 12b 10MS/s 0.34mm2 2.0mW 0.11um CMOS SAR ADC IP Version : 2.0 Categ.. |
이승훈 | 14.08.30 | 51 |
| 참여교수 성과 - IP |
A 14b 50MS/s 1.17mm2 146.1mW 0.13um CMOS ADC
IP Name : A 14b 50MS/s 1.17mm2 146.1mW 0.13um CMOS ADC IP Version : 1.0 Categor.. |
이승훈 | 14.08.30 | 9 |
| 참여교수 성과 - IP |
A 12b 100MS/s 1.34mm2 25.3mW 0.11um CMOS ADC
IP Name : A 12b 100MS/s 1.34mm2 25.3mW 0.11um CMOS ADC IP Version : 3.0 Categor.. |
이승훈 | 14.08.30 | 16 |
| 참여교수 성과 - IP |
A 12b 10MS/s 0.34mm2 2.4mW 0.11um CMOS SAR ADC
IP Name : A 12b 10MS/s 0.34mm2 2.4mW 0.11um CMOS SAR ADC IP Version : 1.2 Categ.. |
이승훈 | 14.08.30 | 13 |
| 참여교수 성과 - IP |
A high efficiency PWM DC-DC buck converter with 2.7V to 4.2V supply ..
IP Name : A high efficiency PWM DC-DC buck converter with 2.7V to 4.2V supply for m.. |
이승훈 | 14.08.30 | 25 |
| 참여교수 성과 - IP |
A 10b 10MS/s 0.26mm2 2.3mW 0.11um CMOS SAR ADC
IP Name : A 10b 10MS/s 0.26mm2 2.3mW 0.11um CMOS SAR ADC IP Version : 2.2 Categ.. |
이승훈 | 14.08.30 | 15 |
| 참여교수 성과 - IP |
A 18W Stereo Class-D Audio Output Power Stage for a DTV Application
IP Name : A 18W Stereo Class-D Audio Output Power Stage for a DTV Application IP .. |
이승훈 | 14.08.30 | 13 |
| 참여교수 성과 - IP |
A 14b 100MS/s 1.20mm2 78.4mW 0.13um CMOS ADC
IP Name : A 14b 100MS/s 1.20mm2 78.4mW 0.13um CMOS ADC IP Version : 2.2 Categor.. |
이승훈 | 14.08.30 | 18 |
| 참여교수 성과 - IP |
A 12b 100MS/s 0.43mm2 29.8mW 45nm CMOS ADC
IP Name : A 12b 100MS/s 0.43mm2 29.8mW 45nm CMOS ADC IP Version : 2.0 Category .. |
이승훈 | 14.08.30 | 14 |
| 참여교수 성과 - IP |
A 10b 50MS/s 0.23mm2 17.5mW 90nm CMOS ADC
IP Name : A 10b 50MS/s 0.23mm2 17.5mW 90nm CMOS ADC IP Version : 1.0 Category :.. |
이승훈 | 14.08.30 | 15 |
| 참여교수 성과 - IP |
A 11b 150MS/s 2.42mm2 46.8mW 0.13um CMOS Pipelined SAR ADC
IP Name : A 11b 150MS/s 2.42mm2 46.8mW 0.13um CMOS Pipelined SAR ADC IP Version :.. |
이승훈 | 14.08.30 | 13 |
| 참여교수 성과 - IP |
A 10b 150MS/s 0.40mm2 47.3mW 45nm CMOS A/D Converter
IP Name : A 10b 150MS/s 0.40mm2 47.3mW 45nm CMOS A/D Converter IP Version : 2.0 .. |
이승훈 | 14.08.30 | 25 |


