
VOD
| 제목 | 강사정보 | 등록일 | |
|---|---|---|---|
| 41 | (2025) Cell-Based Chip Design Flow_Day2 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 40 | Verilog HDL : 기초부터 응용 설계까지 | 강봉순 교수 동아대학교 | 2025.03.23 |
| 39 | 아날로그 회로를 읽는 방법 | 고형호/교수/충남대학교 | 2024.12.23 |
| 38 | [IDEC 제작강좌] Cadence Genus를 이용한 VLSI 로직 합성의 기초 | 송대건/교수/경북대학교 | 2024.11.27 |
| 37 | (2024) 반도체 소자 | 이윤종 교수(KaiST) | 2024.05.07 |
| 36 | SystemVerilog를 이용한 검증 방법론 | 이중희 부교수(고려대) | 2024.02.14 |
| 35 | Verilog을 이용한 Digital System 설계 | 강봉순 교수 동아대학교 | 2023.09.19 |
| 34 | Low-Dropout (LDO) Regulator 회로설계 | 김현식/교수/KaiST | 2023.03.17 |
| 33 | (2023) [IDEC 연구원 교육] Full-Custom Chip Design Flow | 조인신 책임연구원 (IDEC) | 2023.02.10 |
| 32 | Digital Systems Design of ai Semiconductor | 김현 교수 서울과학기술대학교 | 2021.12.06 |
| 31 | 인공지능반도체(DPU) 설계 | 기안도 겸직교수 KaiST | 2021.12.04 |
| 30 | Verilog을 이용한 Digital System 설계 | 강봉순 교수 동아대학교 | 2021.09.17 |
| 29 | 뉴럴인터페이스 회로 설계 | 김철 교수(KaiST) | 2021.08.20 |
| 28 | (2021) AMBA AXI와 AXI-Stream 설계와 검증 | 기안도 겸직교수(KaiST) | 2021.05.11 |
| 27 | 딥러닝 기초와 FPGA 구현 | 기안도 겸직교수(KaiST) | 2021.02.08 |
| 26 | Verilog을 이용한 Digital System 설계 | 강봉순/교수/동아대학교 | 2020.09.21 |
| 25 | Data Converter Design (영어 진행) | Professor Ryu, Seung-Tak (KaiST) | 2020.09.01 |
| 24 | 머신 러닝을 위한 하드웨어 가속 | 김주영 교수(KaiST) | 2020.05.08 |
| 23 | 논리합성 설계툴을 활용한 회로설계 및 STA분석 이해 및 실습 | 손병복 연구소장 (주)아이즈비 | 2020.03.24 |
| 22 | Verilog를 이용한 Digital System Design - 2019(2) | 강봉순/교수/동아대학교 | 2019.09.23 |
| 21 | Verilog을 이용한 Digital System 설계 | 강봉순/교수/동아대학교 | 2019.03.26 |
| 20 | Verilog HDL 이론 및 응용 | 이찬호/교수/숭실대학교 | 2018.10.30 |
| 19 | Verilog을 이용한 Digital System 설계 | 강봉순/교수/동아대학교 | 2018.02.20 |
| 18 | AMIQ사 DVT(Design Verification Tool) Feature Training | 김천성 대리(Incusolution) | 2017.04.25 |
| 17 | (2017)[IDEC 연구원 교육] IDEC MPW 설계를 위한 교육 | 선혜승/연구원/IDEC | 2017.01.23 |
| 16 | VLSI 테스팅 | 이현빈 교수 한밭대 | 2016.12.13 |
| 15 | Verilog을 이용한 Digital System 설계 | 강봉순/교수/동아대학교 | 2016.12.12 |
| 14 | (2016)RF 시스템 개요 | 유형준 교수(KaiST) | 2016.08.09 |
| 13 | [기본개념강좌시리즈1] Single-stage MOS Amplifier | 류승탁 교수(KaiST) | 2016.03.25 |
| 12 | [무료세미나]Fallacies of Computational Analog | 송방섭 교수(U.S San Diego) | 2016.03.25 |
| 11 | RF IC 설계교육(2)- LNA 및 Mixer설계 | 이상국 교수 KaiST | 2015.11.10 |
| 10 | RF IC 설계교육(1)-RF 시스템 개요 | 유형준 교수(KaiST) | 2015.11.07 |
| 9 | Verilog 언어를 활용한 FPGA 실습 | 서기범/교수/우송대학교 | 2015.10.29 |
| 8 | (2015) 고성능 데이터변환기 설계를 위한 이론 및 실습 | 류승탁 교수(KaiST) | 2015.07.07 |
| 7 | (2015)고성능 PLL 주파수 합성기 설계 | 조성환 교수(KaiST) | 2015.02.27 |
| 6 | (2014)고성능 데이터변환기 설계를 위한 이론 및 실습 | 류승탁 교수(KaiST) | 2014.10.31 |
| 5 | (2014)RF 시스템 개요 | 유형준 교수(KaiST) | 2014.10.31 |
| 4 | [무료세미나]How analog has been evolved_송방섭 교수(U. C. San Diego) | 송방섭 교수(U. C. San Diego) | 2014.10.31 |
| 3 | (2014)고성능 PLL 주파수 합성기 설계 | 조성환 교수(KaiST) | 2014.01.22 |
| 2 | RF 시스템 개요 | 유형준 교수(KaiST) | 2013.10.24 |
| 1 | 고성능 ADC 설계를 위한 이론 및 설계기법 | 류승탁 교수(KaiST) | 2013.10.24 |
교육자료
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 6 | AXYS Tools Training | 구재희 | 03.11.08 | 21 |
| 5 | Circuit Semantics Trainig | 구재희 | 01.09.06 | 87 |
| 4 | Altera tool 교육 (APEX & Quartus training ) | 구재희 | 00.10.19 | 57 |
| 3 | Xilinx PLD Training | 구재희 | 00.08.11 | 92 |
| 2 | aiRT Tool 설계 교육 | 구재희 | 00.08.07 | 17 |
| 1 | Altera tool 교육 ? MAX + PLUS II tool training | 구재희 | 00.03.03 | 86 |
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 6328 |
[답변] [SB130-2401] DRC Error 질문드립니다
aive 가 가능한지 확인 해주시면 좋겠습니다. ( VSS5 MET2 두꺼운 부분은 20um 이.. |
이종행 | 24.11.07 | 30 |
| 6327 |
[답변] [SB130-2401] DRC Error 질문드립니다
aive 가 가능한지 확인 해주시면 좋겠습니다. ( VSS5 MET2 두꺼운 부분은 20um 이.. |
유승완 | 24.11.07 | 85 |
| 6326 |
[답변] [PT 관련 질문드립니다.]
aint 가 정확하지 않거나 클럭을 인가하지 않은 구간이 있을 수 있습니다. 또는 .. |
김연태 | 24.11.06 | 39 |
| 6325 |
[remind] 라이센스 관련하여 질문드립니다.
답변 감사합니다. 라이센스 운용에 있어서 몇가지 더 여쭤봐도 될까요? 1. 설명.. |
정서영 | 24.11.06 | 28 |
| 6324 |
[답변] [remind] 라이센스 관련하여 질문드립니다.
안녕하세요. IDEC 조인신입니다. 현재 상황이 서버 A, B 가 있고 라이.. |
조인신 | 24.11.07 | 40 |
| 6323 |
clock constraint 문의
aint를 다시 걸어줘야할까요? >> set_clock_transition 0.1 [get_clocks PRO.. |
김도원 | 24.11.06 | 37 |
| 6322 |
[답변] clock constraint 문의
aint를 다시 걸어줘야할까요? >> set_clock_transition 0.1 [get_clocks PRO.. |
김연태 | 24.11.06 | 20 |
| 6321 |
환경 설정 문의
ail로 떴습니다) 환경설정을 한 후 source cadence.cshrc를 하여도 실행되지 않아 문의드.. |
김수진 | 24.11.06 | 19 |
| 6320 |
[답변] 환경 설정 문의
ail 이 뜨는 것은 사용하고 있는 OS 에 tool 을 실행하거나 사용하는데 필요한 RPM 이 없.. |
조인신 | 24.11.06 | 35 |
| 6319 |
[SB130-2401] PAD 연결 METAL 선폭 DRC 문의
aive가 가능한지, 혹은 다른 해결책이 있을지 여쭤보고 싶습니다. 감사합니다. .. |
박종혁 | 24.11.06 | 69 |
| 6318 |
[답변] [SB130-2401] PAD 연결 METAL 선폭 DRC 문의
aive가 되지 않고 지켜져야 한다고 합니다. 그리고, Metal space 또한 지켜져야 하며, .. |
이종행 | 24.11.06 | 91 |
| 6317 |
[SS28-2402] Primetime update 후 STA 문제
안녕하세요 한양대학교 최정욱 연구실 소속 손동범입니다. 다름이 아니라 tool .. |
손동범 | 24.11.05 | 23 |
| 6316 |
[답변] Primetime update 후 STA 문제
툴 버전이슈는 아닐 것으로 에상됩니다. 혹시 모르니 이전 버전으로 진행.. |
김연태 | 24.11.05 | 26 |
| 6315 |
[답변] Primetime update 후 STA 문제
구버전으로 진행하니 정상적으로 MaiN_CLOCK이 잡히는 것을 확인하였습니다. 혹시 버전.. |
손동범 | 24.11.05 | 9 |
| 6314 |
[답변] Primetime update 후 STA 문제
정전 이후에 서버 이슈가 있어 일부 변경되었습니다. 구버전으로 .. |
김연태 | 24.11.05 | 34 |
| 6313 |
Design Compiler, QuestaSim 실행 관련
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : Design Compiler, Questasim EDA .. |
이유빈 | 24.11.05 | 38 |
| 6312 |
[답변] Design Compiler, QuestaSim 실행 관련
안녕하세요. IDEC 조인신입니다. Questasim의 경우 IDEC 라이선스 서.. |
조인신 | 24.11.05 | 68 |
| 6311 |
[SB130-1401] Boundary 관련 문의
ain (LIMVISOMV not (PADBD or ESDCHK or DRCBL)) value : =<1 원래 LVBD를.. |
주정호 | 24.11.05 | 40 |
| 6310 |
[답변] [SB130-1401] Boundary 관련 문의
ain (LIMVISOMV not (PADBD or ESDCHK or DRCBL)) value : =<1 원래 LVBD를.. |
이종행 | 24.11.05 | 50 |
| 6309 |
[SS28-2402] dc_shell 실행 문제
ait: Connection to 211.-*-.-*-.-* port 5991: Broken pipe새 창에서 진행중인데 계속 .. |
김도원 | 24.11.05 | 27 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 26 |
Linux OS 설치 가이드 2025 (EDA Tool 사용을 위한)
aist.ac.kr 로 주시면 됩니다. 최종 수정일 : 2025년 3월 20일 OS .. |
관리자 | 25.03.20 | 1868 |
| 25 |
Linux OS 설치 가이드 2021 (EDA Tool 사용을 위한)
안녕하세요 Linux OS 설치 가이드 2021 (EDA Tool 사용을 위한) 가(이) 새롭게 제작하였.. |
관리자 | 21.04.30 | 8248 |
| 24 |
[Siemens EDA] Catapult 소개자료 공유
(소개글) ai반도체 설계 시 기존 디자인과는 복잡도나 연산구조에 있어 Manual로 PPA를 .. |
이경옥 | 21.04.23 | 505 |
| 23 |
SerDes System 설계 관련 웨비나 공유
SerDes 설계에 참고 할 수 있는 다양한 웨비나 리스트를 아래 공유 드립니다. (웨비나 6.. |
김영지 | 21.03.10 | 1280 |
| 22 |
(Tool 활용법 공유) Cadence Manual - Virtuoso ADE L,XL (2020.06.24)
IC Design Education Center(IDEC) (Tool 활용법 공유) Caden.. |
석은주 | 20.06.24 | 2428 |
| 21 |
Linux OS 설치 가이드 2016 (EDA Tool 사용을 위한)
안녕하세요 기존에 게시했던 [EDA Tool 사용을 위한 Linux OS 설치 가이드] 를 보완하여.. |
관리자 | 16.03.22 | 16796 |
| 20 |
e2l-반도체공학-나노 계측
영문제목 : Nano Measurement 개요 : ASIC Full Custom Design을 처음 접하는 학부생이.. |
구재희 | 05.09.20 | 1384 |
| 19 |
e2l-반도체공학-반도체의 주요 응용 분야: 반도체 메모리
ain Applications of Semiconductor : Semiconductor Memory 개요 : 키워드 : 반도.. |
구재희 | 05.09.07 | 1524 |
| 18 |
e2l-반도체공학-반도체의 주요 응용 분야: 반도체 메모리
ain Applications of Semiconductor : Semiconductor Memory 개요 : 키워드 : 반도.. |
구재희 | 05.09.07 | 1054 |
| 17 |
e2l-반도체공학-반도체의 주요 응용 분야:컴퓨터와 반도체
ainframe, PC, workstation ● OS ● device driver ● 주변장치 ● post PC 키워드 : 마이.. |
구재희 | 04.12.30 | 737 |
| 16 |
e2l-반도체공학-집적회로 설계 기술: 수율과 신뢰도
ailure mechanisms(dielectric breakdown, hot carrier effects, electromigration, ESD).. |
구재희 | 04.12.30 | 1044 |
| 15 |
e2l-반도체공학-반도체의 주요 응용 분야: MEMS
영문제목 : MEMS 개요 : ● airbag(가속도 센서 및 신호처리 회로) ● RF MEMS 키워드 .. |
구재희 | 04.12.30 | 951 |
| 14 |
e2l-반도체공학-반도체의 주요 응용 분야: 반도체 메모리
ain Applications of Semiconductor : Semiconductor Memory 개요 : ● 종류 및 응용 분.. |
구재희 | 04.12.30 | 1205 |
| 13 |
e2l-디지털시스템-VHDL 을 이용한 고급 디지털 시스템 설계 (영어 강의)
ain focus of this course is on the design of digital logic circuits that are comple.. |
구재희 | 05.09.20 | 884 |
| 12 |
e2l-디지털시스템-Verilog 을 이용한 고급 디지털 시스템 설계 (영어 강의)
ain focus of this course is on the design of digital logic circuits that are comple.. |
구재희 | 05.09.20 | 1276 |
| 11 |
e2l-디지털시스템-디지털논리회로
영문제목 : Digital Logic Circuit 개요 : 최근 디지털 회로를 설계 및 구현하는 과정.. |
구재희 | 05.09.20 | 1217 |
| 10 |
e2l-디지털시스템-컴퓨터 설계
ains a set of transparency files to be used with this course. The "Labdocs" direct.. |
구재희 | 05.09.20 | 932 |
| 9 |
e2l-아날로그 회로-MOS FET 증폭기 회로 해석 및 응용
ain 증폭기, 소신호 등가회로, PSPICE |
구재희 | 05.09.07 | 1178 |
| 8 |
e2l-아날로그 회로-MOS FET 증폭기 회로 해석 및 응용
ain 증폭기, 소신호 등가회로, PSPICE |
구재희 | 04.12.30 | 1971 |
| 7 |
e2l-접적회로-저전력설계 및 최적화
aints of speed, power, and area. Several case studies will be presented, along with.. |
구재희 | 06.12.21 | 754 |
1
2


