
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 8198 |
[답변] Synopsys license/ SolvNet 계정 정보 관련 문의 드립니다.
안녕하세요 IDEC 정재희입니다. 최신현 교수님의 SITE ID는 4929 이고 솔브넷 계.. |
정재희 | 24.07.12 | 53 |
| 8197 |
[SS28-2401] SF28_FDS digital cell 관련문의
안녕하세요, 서울대학교 최우열 교수님 연구실 석사과정 김준엽입니다. 1. 현재 SF28_LN.. |
김준엽 | 24.07.12 | 22 |
| 8196 |
[답변] [SS28-2401] SF28_FDS digital cell 관련문의
안녕하세요. IDEC 조인신입니다. 1. NDA 가 Analog 로 확인됩니.. |
조인신 | 24.07.12 | 31 |
| 8195 |
Siemens EDA Tools too many arguments 오류
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : MobaXterm EDA Tool 버전(SCL.. |
강호성 | 24.07.12 | 9 |
| 8194 |
[답변] Siemens EDA Tools too many arguments 오류
안녕하세요. IDEC 조인신입니다. siemens.cshrc 파일에 문제가 있는 .. |
조인신 | 24.07.12 | 9 |
| 8193 |
[답변] Siemens EDA Tools too many arguments 오류
setenv QUESTASIM_HOME /TOOLS/SIEMENS/QUESTASIM/2020.3_2/linux_x86.. |
강호성 | 24.07.12 | 8 |
| 8192 |
[답변] Siemens EDA Tools too many arguments 오류
해당 서버에서 라이선스를 가지고 가기 위해 라이선스 서버에 접근한 내역이 없습니다. .. |
조인신 | 24.07.12 | 43 |
| 8191 |
[SS28-2401] PAD package 옵션 1번 사용 문의
ip chip에서는 패드가 회로 위에 있다고 조언해주셨습니다. 그래서 flip chip 옵션을 사.. |
김호준 | 24.07.12 | 28 |
| 8190 |
[답변] [SS28-2401] PAD package 옵션 1번 사용 문의
ip chip (C4) PAD 는 지원하지 않습니다. exclude 와 칩 사진 관련해서는 해당 .. |
조인신 | 24.07.12 | 73 |
| 8189 |
icc2 에러 문의입니다
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) :icc2 EDA Tool 버전(SCL/LCU/MGLS .. |
huangrenjun | 24.07.12 | 32 |
| 8188 |
[답변] icc2 에러 문의입니다
ipts IDEC MPW 참여팀이 아닌 경우에는 전체 셋업을 확인해 봐야 내용을.. |
김연태 | 24.07.12 | 52 |
| 8187 |
DB180 scribe seal 사이 간격 등에 대한 문의
ip으로 나누어 Top 배치를 진행하려 합니다. 이때, 최종적으로 5x5의 scribe seal로 한.. |
신동현 | 24.07.11 | 14 |
| 8186 |
[답변] DB180 scribe seal 사이 간격 등에 대한 문의
ip 이 있고 각 sub-chip 들에 sealring 이 있게 하시기 바랍니다. 각 sealring 간의 간.. |
조인신 | 24.07.12 | 10 |
| 8185 |
[답변] DB180 scribe seal 사이 간격 등에 대한 문의
ip 이 있고 각 sub-chip 들에 sealring 이 있게 하시기 바랍니다. 각 sealring 간의 간.. |
신동현 | 24.07.12 | 9 |
| 8184 |
[답변] DB180 scribe seal 사이 간격 등에 대한 문의
ip 이 있고 각 sub-chip 들에 sealring 이 있게 하시기 바랍니다. 각 sealring 간의 간.. |
조인신 | 24.07.12 | 14 |
| 8183 |
[SF28-2401] LVT 소자 body 및 triple well (depp N well) 관련 문의
iple well (depp N well) 관련 문의 사항이 있습니다 1. LVT 소자 질문 FD-SOI.. |
전동석 | 24.07.11 | 100 |
| 8182 |
[답변] [SF28-2401] LVT 소자 body 및 triple well (depp N well) 관련 문의
iple well (depp N well) 관련 문의 사항이 있습니다 1. LVT 소자 질문 FD-SOI.. |
이종행 | 24.07.12 | 140 |
| 8181 |
[답변] synopsys 라이센스 적용 관련 문의
첨부한 파일을 보니 라이선스 서버가 IDEC 의 서버로 설정되어 있습니다. 실제 연구실에.. |
조인신 | 24.07.12 | 61 |
| 8180 |
[답변] 서버응답 관련
안녕하세요. IDEC 조인신입니다. 해당 서버에 접속하여 cadence tool .. |
조인신 | 24.07.11 | 47 |
| 8179 |
[SS28-2401] exclude layer 옵션 재문의
안녕하세요 한양대학교 임재명 교수님 연구실 김호준 학생입니다. 작일 말씀 드.. |
김호준 | 24.07.11 | 23 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 37 |
칩 테스트 보드 Ver2.0
IDEC 에서 칩 검증을 위하여 제작한 테스트 전용 보드이다.Ver2.0 보드는 기존 보드와 비.. |
선혜승 | 17.08.17 | 10609 |
| 36 |
Synopsys Custom Designer User guide
본 자료는 ipDK 를 사용하는 유저들이 필수적으로 참고해야 할 자료입니다 Synopsys .. |
선혜승 | 15.10.05 | 6973 |
| 35 |
e2l-반도체공학-반도체의 주요 응용 분야:컴퓨터와 반도체
ip까지 발전사 ● Mainframe, PC, workstation ● OS ● device driver ● 주변장치 ● post P.. |
구재희 | 04.12.30 | 737 |
| 34 |
e2l-반도체공학-반도체와 경제: semiconductor intellectual property
영문제목 : semiconductor intellectual property 개요 : ● 지적재산권(산업재산권, 저.. |
구재희 | 04.12.30 | 923 |
| 33 |
e2l-반도체공학-반도체와 경제: 반도체 분야의 career planning
영문제목 : Semiconductor career planning 개요 : ● 반도체 기술자의 유형(process, d.. |
구재희 | 04.12.30 | 1000 |
| 32 |
e2l-반도체공학-미래의 반도체 기술: Technology Roadmap
ip size ● wafer size ● pins ● frequency ● supply voltage ● power dissipation ● wiri.. |
구재희 | 04.12.30 | 1040 |
| 31 |
e2l-디지털시스템-디지털논리회로
ip-flop, FSM |
구재희 | 07.11.30 | 968 |
| 30 |
e2l-디지털시스템-임베디드 컴퓨터 구조
ipelining, Memory Hierarchy, Parallel Processing 키워드 : computer performance, c.. |
구재희 | 06.12.21 | 937 |
| 29 |
e2l-디지털시스템-디지털시스템의 ASIC 구현 방법 소개
영문제목 : Introduction to ASIC Impleementation Method of Digital Systems 개요 : .. |
구재희 | 06.06.13 | 964 |
| 28 |
e2l-디지털시스템-고속연산회로의 설계(가산기, 곱셈기,나눗셈기, 부동소수점 연산)
iplier Design 개요 : 키워드 : unsigned multiplier, Baugh-Wooley multiplier, mo.. |
구재희 | 06.06.13 | 1009 |
| 27 |
e2l-디지털시스템-기본 이진 연산회로의 설계(덧셈기의 설계)
ipple carry adder, carry look-ahead adder, carry-select adder, Brenk Kung adder |
구재희 | 06.06.13 | 979 |
| 26 |
e2l-디지털시스템-SoC 설계 자동화
ip communication, hardware synthesis, software synthesis, low power systems design,.. |
구재희 | 06.05.22 | 1019 |
| 25 |
e2l-디지털시스템-디지털논리회로
ip-flop, FSM |
구재희 | 05.09.20 | 1217 |
| 24 |
e2l-디지털시스템-디지털공학
iplier, Mux, Demux |
구재희 | 05.09.20 | 984 |
| 23 |
e2l-디지털시스템-시스템온칩설계
ip Design 개요 : 정보통신, 반도체 산업 및 집적회로 기술의 발전으로 과거에 한 보드.. |
구재희 | 05.09.20 | 1024 |
| 22 |
e2l-디지털시스템-컴퓨터 구조
ipelining, exceptions, advanced pipelining techniques, caches and memory hierarchy,.. |
구재희 | 05.09.16 | 786 |
| 21 |
e2l-디지털시스템-고속연산회로의 설계(가산기, 곱셈기,나눗셈기, 부동소수점 연산)
iplier Design 개요 : ●고속 가산기의 원리, 종류(Carry Lookahead, Carry Skip, Carry.. |
구재희 | 04.12.30 | 1721 |
| 20 |
e2l-디지털시스템-기본 이진 연산회로의 설계(덧셈기의 설계)
ipple 가산기의 원리 및 장.단점 ● Serial 및 Ripple 가산기의 설계 ● 이진 곱셈기/나눗.. |
구재희 | 04.12.30 | 1135 |
| 19 |
e2l-디지털시스템-Verilog-HDL에 의한 디지털시스템 설계
ip-flop, Register, Counter 등) 교육방법: ● · 트레이닝 키트에 의한 관련 예제 회로 실.. |
구재희 | 04.12.30 | 1121 |
| 18 |
e2l-디지털시스템-디지털시스템의 ASIC 구현 방법 소개
영문제목 : Introduction to ASIC Impleementation Method of Digital Systems 개요 : .. |
구재희 | 04.12.30 | 1466 |
1
2


