
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 10258 |
[답변] SF2502 라이센스 관련 문의
그 부분은 괜찮을 것 같습니다. 도움 주셔서 감사드립니다. [조인신]님의 .. |
구남일 | 26.01.21 | 36 |
| 10257 |
라이선스 에러 관련문의
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : XMODEL EDA Tool 버전(SCL/LCU/MG.. |
정석현 | 26.01.21 | 14 |
| 10256 |
[답변] 라이선스 에러 관련문의
안녕하세요. IDEC 조인신입니다. GLISTER 라이선스는 1 copy 지원되고.. |
조인신 | 26.01.21 | 17 |
| 10255 |
[답변] [SB130-2501/2052] 칩 두께 및 Die Sawing 문의
1. DIe 두께는 250um 입니다. 2. CHBD와 POipAD 거리는 37.5um이고, Scri.. |
이종행 | 26.01.20 | 31 |
| 10254 |
Metal gate에서 eBarrierTunneling 문의
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : Sentaurus EDA Tool 버전(SCL/LCU.. |
전영진 | 26.01.19 | 23 |
| 10253 |
[답변] Metal gate에서 eBarrierTunneling 문의
안녕하세요. IDEC 조일선입니다. Synopsys사에 문의 후 이메일로 .. |
조일선 | 26.01.20 | 13 |
| 10252 |
[답변] Metal gate에서 eBarrierTunneling 문의
학교 이메일입니다. tonyjeon1228@uos.ac.kr 감사합니다. [조일.. |
전영진 | 26.01.20 | 17 |
| 10251 |
안녕하세요, mixed design outline에 대해서 질문드립니다.
ip 회로와, digital ip 회로의 merge 작업을 진행하고 있습니다. 두 회로를 merge하여 a.. |
나태희 | 26.01.15 | 37 |
| 10250 |
[답변] 안녕하세요, mixed design outline에 대해서 질문드립니다.
ip 회로와, digital ip 회로의 merge 작업을 진행하고 있습니다. 두 회로를 merge하여 a.. |
김연태 | 26.01.15 | 15 |
| 10249 |
[답변] 안녕하세요, mixed design outline에 대해서 질문드립니다.
ip 회로와, digital ip 회로의 merge 작업을 진행하고 있습니다. 두 회로를 merge하여 a.. |
이시열 | 26.01.15 | 23 |
| 10248 |
[답변] 안녕하세요, mixed design outline에 대해서 질문드립니다.
ip 회로와, digital ip 회로의 merge 작업을 진행하고 있습니다. 두 회로를 merge하여 a.. |
김연태 | 26.01.15 | 4 |
| 10247 |
[답변] 안녕하세요, mixed design outline에 대해서 질문드립니다.
ip 회로와, digital ip 회로의 merge 작업을 진행하고 있습니다. 두 회로를 merge하여 a.. |
이시열 | 26.01.15 | 15 |
| 10246 |
[답변] 안녕하세요, mixed design outline에 대해서 질문드립니다.
ip 회로와, digital ip 회로의 merge 작업을 진행하고 있습니다. 두 회로를 merge하여 a.. |
김연태 | 26.01.15 | 51 |
| 10245 |
Synopsys Design Compiler 관련 문의드립니다.
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : Synopsys EDA Tool.. |
강가영 | 26.01.15 | 24 |
| 10244 |
[답변] Synopsys Design Compiler 관련 문의드립니다.
안녕하세요. IDEC 조인신입니다. 해당 에러는 라이선스 관련 문제가 .. |
조인신 | 26.01.15 | 14 |
| 10243 |
[답변] Synopsys Design Compiler 관련 문의드립니다.
안녕하세요, DGIST 김가인 교수님 연구실 강가영입니다. 답변 감사합니다. 확.. |
강가영 | 26.01.15 | 17 |
| 10242 |
[답변] Synopsys Design Compiler 관련 문의드립니다.
EDA Tool => EDA Tool 설치가이드 페이지에서 SCL 가이드를 참고하여 라이선스 데몬을.. |
조인신 | 26.01.15 | 30 |
| 10241 |
[답변] [SF28-2502] 설계자 ip 추가 요청
안녕하세요, 조인신 선생님. 답변 주셔서 감사합니다. merge 서버 관.. |
장성우 | 26.01.15 | 13 |
| 10240 |
[답변] [SF28-2502] 설계자 ip 추가 요청
설계자 ip 추가 처리되었습니다. 서버에 접속해보시고 문제가 있으면 다시 연락 바랍니.. |
조인신 | 26.01.15 | 28 |
| 10239 |
[답변] TCAD SDE 실행관련 문의드립니다
안녕하세요. IDEC 조인신입니다. 환경 설정 파일에 아래의 내용을 추.. |
조인신 | 26.01.15 | 16 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 17 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : 키워드 : PLL, DLL, SMD.. |
구재희 | 06.06.13 | 1274 |
| 16 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : 키워드 : ADC, A/D 변환기, AD 변환 |
구재희 | 06.06.13 | 1264 |
| 15 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : 키워드 : op-amp, 연산증폭기, OTA, CCII, 증폭기, 응용회로 |
구재희 | 06.06.13 | 1172 |
| 14 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : 키워드 : D/A |
구재희 | 05.09.07 | 1079 |
| 13 |
e2l-아날로그 회로-마이크로 전자회로
ipolar/CMOS OP-AMP (Operational Amplifier)의 내부 회로를 해석하고 검증할 수 있도록 .. |
구재희 | 05.01.05 | 1053 |
| 12 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : ● Op-Amp을 사용한 신호 증폭기의 출현 이유와 전망. ● Op-Amp의 특성(장.. |
구재희 | 04.12.30 | 1699 |
| 11 |
e2l-아날로그 회로-마이콤과 그 주변회로(메모리) 해석 및 용용회로 설계
ip 마이콤(8-bit AVR 칩)을 사용한 계측회로 설계 ● 8-bit ADC와 DAC를 사용한 계측 회.. |
구재희 | 04.12.30 | 1123 |
| 10 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : ● 위상 동기 루프(PLL)란 .. |
구재희 | 04.12.30 | 1343 |
| 9 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : ● D/A 변환의 원리와 이것이 전자 통신 시스템에 사용.. |
구재희 | 04.12.30 | 2123 |
| 8 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : ● A/D 변환의 원리와 이것이 전자 통신 시스템에 .. |
구재희 | 04.12.30 | 1162 |
| 7 |
e2l-아날로그 회로-전자 회로란 무엇이고 공부할 필요성과 전자회로 전문가의 전망
ip) ] ● 전자 및 정보통신에 있어서 전자회로의 중요성. ● 전자회로 설계 전문가의 전.. |
구재희 | 04.12.30 | 1609 |
| 6 |
e2l-접적회로-저전력설계 및 최적화
ips between the algorithm and hardware architectues. With the new microsystem techi.. |
구재희 | 06.12.21 | 754 |
| 5 |
e2l-접적회로-디지털 집적회로
ipeline 구조, digital system에서 발생하는 timming 문제 등이다. Deep submicron 공정.. |
구재희 | 06.07.18 | 821 |
| 4 |
e2l-접적회로-디지털 보청기를 위한 칩 설계
ip Design for Digital Hearing Aid 개요 : 디지털 및 아날로그 보청기의 기능 원리를 .. |
구재희 | 05.09.16 | 893 |
| 3 |
e2l-접적회로-CAD 및 컴퓨터시스템 특론
ip)의 설계에 핵심요소인 embedded core와 이의 설계에 필요한 issue 들을 다룬다. 먼저 .. |
구재희 | 05.01.05 | 790 |
| 2 |
e2l-접적회로-Synchronous Digital System
ip-flop(dynamic & static) ● Clocking system ● Dynamic RAM, Static RAM, Flash mem.. |
구재희 | 04.12.30 | 741 |
| 1 |
e2l-통신 및 신호처리-VLSI Digital Signal Processing
ipelining과 병렬 처리 구조, retiming, folding, unfolding, systolic array 구조 등의 .. |
구재희 | 05.01.05 | 644 |
1
2


