
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 5358 |
TCAD simulation 관련 문의드립니다
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : sentaurus tcad EDA Tool 버전(SC.. |
박은영 | 22.05.24 | 38 |
| 5357 |
[답변] TCAD simulation 관련 문의드립니다
안녕하세요. IDEC 연구원 조인신입니다. 기본적으로 tool 에서 지원하는 물질.. |
조인신 | 22.05.25 | 51 |
| 5356 |
설계 pc ip 변경 확인
ip를 변경 신청하였는데 여전히 클라우드 서버 접속이 안되어서 문의드립.. |
김지훈 | 22.05.24 | 12 |
| 5355 |
[답변] 설계 pc ip 변경 확인
ip를 변경 신청하였는데 여전히 클라우드 서버 접속이 안되어서 문의드립.. |
관리자 | 22.05.25 | 8 |
| 5354 |
[답변] 설계 pc ip 변경 확인
ip를 변경 신청하였는데 여전히 클라우드 서버 접속이 안되어서 문의드립.. |
김지훈 | 22.05.25 | 19 |
| 5353 |
Calibre 라이센스 관련 문의
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : Mentor Calibre EDA Tool 버전(SC.. |
정지호 | 22.05.23 | 33 |
| 5352 |
[답변] Calibre 라이센스 관련 문의
안녕하세요. IDEC 연구원 조인신입니다. 환경 설정 내용에 문제가 있.. |
조인신 | 22.05.23 | 75 |
| 5351 |
(DRC) Calibre Tool 사용 관련 질문입니다.
안녕하세요. 인하대학교 시스템집적회로연구실 김현인 석사과정생입니다... |
김현인 | 22.05.20 | 15 |
| 5350 |
[답변] (DRC) Calibre Tool 사용 관련 질문입니다.
안녕하세요. IDEC 연구원 조인신입니다. Highlight와 Zoom 은 사용하.. |
조인신 | 22.05.20 | 14 |
| 5349 |
[본센터] [답변] TCAD-Sentaurus 관련 질문 드립니다.
ipolar/HBT_SiGe/HBT_BV Applications_Library/Bipolar/HBT_SiGe/HBT_DC Applications_.. |
김영지 | 22.05.20 | 55 |
| 5348 |
Cell-Based Chip Design Flow의 constraint 적용 관련 문의드립니다.
ip Design Flow 강의를 보고 저희가 설계한 소스 코드에 timing constraint를 적용 중인.. |
이고은 | 22.05.18 | 38 |
| 5347 |
[답변] Cell-Based Chip Design Flow의 constraint 적용 관련 문의드립니다.
ip 하는 경우가 많으니 오히려 지금은 drc로 얘기하는 3가지는 skip 하시고.. |
선혜승 | 22.05.18 | 28 |
| 5346 |
[답변] Cell-Based Chip Design Flow의 constraint 적용 관련 문의드립니다.
ip 하는 경우가 많으니 오히려 지금은 drc로 얘기하는 3가지는 skip 하시고.. |
이고은 | 22.05.19 | 13 |
| 5345 |
[답변] Cell-Based Chip Design Flow의 constraint 적용 관련 문의드립니다.
ip 하는 경우가 많으니 오히려 지금은 drc로 얘기하는 3가지는 skip 하시고.. |
선혜승 | 22.05.23 | 86 |
| 5344 |
CDB 에서 OA로 conversion 하기 위한 질문입니다.
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : Cadence virtuoso EDA Tool 버전(.. |
김상헌 | 22.05.16 | 55 |
| 5343 |
[답변] CDB 에서 OA로 conversion 하기 위한 질문입니다.
안녕하세요. IDEC 연구원 조인신입니다. 사용하고 있는 버전에서 cdb2.. |
조인신 | 22.05.17 | 73 |
| 5342 |
CentOS
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : EDA Tool 버전(SCL/LCU/MGLS 포함.. |
AlaaDdin | 22.05.16 | 16 |
| 5341 |
[답변] CentOS
Hello Copy each files one by one to external driv.. |
선혜승 | 22.05.16 | 25 |
| 5340 |
cadence 관련 문의
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : EDA Tool 버전(SCL/LCU/MGLS 포함.. |
송경석 | 22.05.16 | 18 |
| 5339 |
[답변] cadence 관련 문의
안녕하세요. IDEC 연구원 조인신입니다. 해당 문제가 발생하는 것에 .. |
조인신 | 22.05.16 | 19 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 17 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : 키워드 : PLL, DLL, SMD.. |
구재희 | 06.06.13 | 1274 |
| 16 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : 키워드 : ADC, A/D 변환기, AD 변환 |
구재희 | 06.06.13 | 1264 |
| 15 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : 키워드 : op-amp, 연산증폭기, OTA, CCII, 증폭기, 응용회로 |
구재희 | 06.06.13 | 1172 |
| 14 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : 키워드 : D/A |
구재희 | 05.09.07 | 1079 |
| 13 |
e2l-아날로그 회로-마이크로 전자회로
ipolar/CMOS OP-AMP (Operational Amplifier)의 내부 회로를 해석하고 검증할 수 있도록 .. |
구재희 | 05.01.05 | 1053 |
| 12 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : ● Op-Amp을 사용한 신호 증폭기의 출현 이유와 전망. ● Op-Amp의 특성(장.. |
구재희 | 04.12.30 | 1699 |
| 11 |
e2l-아날로그 회로-마이콤과 그 주변회로(메모리) 해석 및 용용회로 설계
ip 마이콤(8-bit AVR 칩)을 사용한 계측회로 설계 ● 8-bit ADC와 DAC를 사용한 계측 회.. |
구재희 | 04.12.30 | 1123 |
| 10 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : ● 위상 동기 루프(PLL)란 .. |
구재희 | 04.12.30 | 1343 |
| 9 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : ● D/A 변환의 원리와 이것이 전자 통신 시스템에 사용.. |
구재희 | 04.12.30 | 2123 |
| 8 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : ● A/D 변환의 원리와 이것이 전자 통신 시스템에 .. |
구재희 | 04.12.30 | 1162 |
| 7 |
e2l-아날로그 회로-전자 회로란 무엇이고 공부할 필요성과 전자회로 전문가의 전망
ip) ] ● 전자 및 정보통신에 있어서 전자회로의 중요성. ● 전자회로 설계 전문가의 전.. |
구재희 | 04.12.30 | 1609 |
| 6 |
e2l-접적회로-저전력설계 및 최적화
ips between the algorithm and hardware architectues. With the new microsystem techi.. |
구재희 | 06.12.21 | 754 |
| 5 |
e2l-접적회로-디지털 집적회로
ipeline 구조, digital system에서 발생하는 timming 문제 등이다. Deep submicron 공정.. |
구재희 | 06.07.18 | 821 |
| 4 |
e2l-접적회로-디지털 보청기를 위한 칩 설계
ip Design for Digital Hearing Aid 개요 : 디지털 및 아날로그 보청기의 기능 원리를 .. |
구재희 | 05.09.16 | 893 |
| 3 |
e2l-접적회로-CAD 및 컴퓨터시스템 특론
ip)의 설계에 핵심요소인 embedded core와 이의 설계에 필요한 issue 들을 다룬다. 먼저 .. |
구재희 | 05.01.05 | 790 |
| 2 |
e2l-접적회로-Synchronous Digital System
ip-flop(dynamic & static) ● Clocking system ● Dynamic RAM, Static RAM, Flash mem.. |
구재희 | 04.12.30 | 741 |
| 1 |
e2l-통신 및 신호처리-VLSI Digital Signal Processing
ipelining과 병렬 처리 구조, retiming, folding, unfolding, systolic array 구조 등의 .. |
구재희 | 05.01.05 | 644 |
1
2


