
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 3674 |
[답변] 라이센스 및 툴 관련 질문드립니다.
안녕하세요. IDEC 연구원 조인신입니다. 1. 해당 버전의 feature 는.. |
조인신 | 21.06.28 | 47 |
| 3673 |
[답변] Design compiler에서 합성 도중 cell 변경에 관련해 문의가 있습니다.
ip flop 으로 바꾸기만 하고 scan chain을 연결하지 않으면 사이즈만 커지.. |
선혜승 | 21.06.28 | 8 |
| 3672 |
[답변] Design compiler에서 합성 도중 cell 변경에 관련해 문의가 있습니다.
ip flop 으로 바꾸기만 하고 scan chain을 연결하지 않으면 사이즈만 커지.. |
김진렬 | 21.06.28 | 20 |
| 3671 |
Cadence license 관련 문의
ip란에 수업용 컴퓨터를 모두 기입해야 하는지 3. 1,2번이 아니라면 추가적으로 해볼만.. |
광운대 캠퍼스 | 21.06.28 | 67 |
| 3670 |
[답변] Cadence license 관련 문의
ip란에 수업용 컴퓨터를 모두 기입해야 하는지 3. 1,2번이 아니라면 추가적으로 해볼만.. |
관리자 | 21.06.28 | 55 |
| 3669 |
[ 캠퍼스][답변] Cadence license 관련 문의
ip란에 수업용 컴퓨터를 모두 기입해야 하는지 3. 1,2번이 아니라면 추가적으로 해볼만.. |
광운대 캠퍼스 | 21.06.28 | 60 |
| 3668 |
Cadence Tool 관련 문의드립니다.
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : Cadence Virtuoso 6.16 ISR 14, LC.. |
송지훈 | 21.06.27 | 32 |
| 3667 |
[답변] Cadence Tool 관련 문의드립니다.
안녕하세요. IDEC 연구원 조인신입니다. 사용하고 있는 virtuoso, spectre 의&.. |
조인신 | 21.06.28 | 32 |
| 3666 |
[답변] abstract license 관련 문의
ip 처리 가능합니다 단, neg 타이밍은 시뮬레이션 시 타이밍을 잡.. |
선혜승 | 21.06.29 | 9 |
| 3665 |
[답변] abstract license 관련 문의
ip 처리 가능합니다 단, neg 타이밍은 시뮬레이션 시 타이밍을 잡.. |
박현철 | 21.06.29 | 45 |
| 3664 |
hspice R-2020. 12-SP1 버전관련 질문입니다.
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : hspice EDA Tool 버전(SCL/L.. |
석준하 | 21.06.24 | 23 |
| 3663 |
[답변] hspice R-2020. 12-SP1 버전관련 질문입니다.
안녕하세요. IDEC 연구원 조인신입니다. hsim 은 hspice 와 다르게 hsim 또는.. |
조인신 | 21.06.24 | 24 |
| 3662 |
[답변] cadence assura
안녕하세요. IDEC 연구원 조인신입니다. assura 는 사용하는 virtuoso (I.. |
조인신 | 21.06.24 | 26 |
| 3661 |
pt_eco 후에 발생하는 추가적인 에러
ip finish 까지 진행하였습니다. 그 뒤, PT 에서 발생한 hold violation을 잡기 위하여 p.. |
박현철 | 21.06.23 | 51 |
| 3660 |
[답변] pt_eco 후에 발생하는 추가적인 에러
ip finish 까지 진행하였습니다. 그 뒤, PT 에서 발생한 hold violation을 잡기 위하여 p.. |
선혜승 | 21.06.24 | 132 |
| 3659 |
cadence virtuoso problem
ip measurement (ss65-2002) Nevertheless. I cannot access to cadence vi.. |
NGO TAN BINH | 21.06.22 | 51 |
| 3658 |
[답변] cadence virtuoso problem
ip measurement (ss65-2002) Nevertheless. I cannot access to cadence vi.. |
관리자 | 21.06.23 | 28 |
| 3657 |
HSPICE 버전 업그레이드 관련 문의
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : HSPICE EDA Tool 버전(SCL/.. |
석준하 | 21.06.22 | 18 |
| 3656 |
[답변] HSPICE 버전 업그레이드 관련 문의
안녕하세요. IDEC 연구원 조인신입니다. EDA Tool 제공 FTP 서버는 문제 없이 .. |
조인신 | 21.06.22 | 20 |
| 3655 |
xmodel virtuoso 연동 관련
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) :xmodel EDA Tool 버전(SCL/LCU/MGL.. |
안찬엽 | 21.06.22 | 17 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 17 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : 키워드 : PLL, DLL, SMD.. |
구재희 | 06.06.13 | 1274 |
| 16 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : 키워드 : ADC, A/D 변환기, AD 변환 |
구재희 | 06.06.13 | 1264 |
| 15 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : 키워드 : op-amp, 연산증폭기, OTA, CCII, 증폭기, 응용회로 |
구재희 | 06.06.13 | 1172 |
| 14 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : 키워드 : D/A |
구재희 | 05.09.07 | 1079 |
| 13 |
e2l-아날로그 회로-마이크로 전자회로
ipolar/CMOS OP-AMP (Operational Amplifier)의 내부 회로를 해석하고 검증할 수 있도록 .. |
구재희 | 05.01.05 | 1053 |
| 12 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : ● Op-Amp을 사용한 신호 증폭기의 출현 이유와 전망. ● Op-Amp의 특성(장.. |
구재희 | 04.12.30 | 1699 |
| 11 |
e2l-아날로그 회로-마이콤과 그 주변회로(메모리) 해석 및 용용회로 설계
ip 마이콤(8-bit AVR 칩)을 사용한 계측회로 설계 ● 8-bit ADC와 DAC를 사용한 계측 회.. |
구재희 | 04.12.30 | 1123 |
| 10 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : ● 위상 동기 루프(PLL)란 .. |
구재희 | 04.12.30 | 1343 |
| 9 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : ● D/A 변환의 원리와 이것이 전자 통신 시스템에 사용.. |
구재희 | 04.12.30 | 2123 |
| 8 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : ● A/D 변환의 원리와 이것이 전자 통신 시스템에 .. |
구재희 | 04.12.30 | 1162 |
| 7 |
e2l-아날로그 회로-전자 회로란 무엇이고 공부할 필요성과 전자회로 전문가의 전망
ip) ] ● 전자 및 정보통신에 있어서 전자회로의 중요성. ● 전자회로 설계 전문가의 전.. |
구재희 | 04.12.30 | 1609 |
| 6 |
e2l-접적회로-저전력설계 및 최적화
ips between the algorithm and hardware architectues. With the new microsystem techi.. |
구재희 | 06.12.21 | 754 |
| 5 |
e2l-접적회로-디지털 집적회로
ipeline 구조, digital system에서 발생하는 timming 문제 등이다. Deep submicron 공정.. |
구재희 | 06.07.18 | 821 |
| 4 |
e2l-접적회로-디지털 보청기를 위한 칩 설계
ip Design for Digital Hearing Aid 개요 : 디지털 및 아날로그 보청기의 기능 원리를 .. |
구재희 | 05.09.16 | 893 |
| 3 |
e2l-접적회로-CAD 및 컴퓨터시스템 특론
ip)의 설계에 핵심요소인 embedded core와 이의 설계에 필요한 issue 들을 다룬다. 먼저 .. |
구재희 | 05.01.05 | 790 |
| 2 |
e2l-접적회로-Synchronous Digital System
ip-flop(dynamic & static) ● Clocking system ● Dynamic RAM, Static RAM, Flash mem.. |
구재희 | 04.12.30 | 741 |
| 1 |
e2l-통신 및 신호처리-VLSI Digital Signal Processing
ipelining과 병렬 처리 구조, retiming, folding, unfolding, systolic array 구조 등의 .. |
구재희 | 05.01.05 | 644 |
1
2


