
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 3078 |
[답변] [카이스트 허재훈] PAD 관련 질문드립니다.
ip number)는 하지 않아도 됩니다. PAD 위치, 크기, 배치 등 모든 것을 원하는대로 자유.. |
허재훈 | 21.01.07 | 8 |
| 3077 |
[답변] [카이스트 허재훈] PAD 관련 질문드립니다.
ip number)는 하지 않아도 됩니다. PAD 위치, 크기, 배치 등 모든 것을 원하는대로 자유.. |
조인신 | 21.01.07 | 12 |
| 3076 |
[답변] [카이스트 허재훈] PAD 관련 질문드립니다.
ip number)는 하지 않아도 됩니다. PAD 위치, 크기, 배치 등 모든 것을 원하는대로 자유.. |
허재훈 | 21.01.07 | 69 |
| 3075 |
avanwave 2008버전 라이센스 문의
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) :Hspice_vA(2008.03) EDA Tool 버전.. |
박지영 | 21.01.06 | 10 |
| 3074 |
[답변] avanwave 2008버전 라이센스 문의
안녕하세요. IDEC 연구원 조인신입니다. avanwave 는 지원하지 않으며 custom .. |
조인신 | 21.01.07 | 9 |
| 3073 |
pad_TOP front-end 작업 관련 문의
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : Design compiler, PrimeTime, VCS&.. |
문승현 | 21.01.04 | 53 |
| 3072 |
[답변] pad_TOP front-end 작업 관련 문의
IDEC 선혜승입니다 정말 IO 셀을 넣은 뒤부터 잘 못된 것이라면&nb.. |
선혜승 | 21.01.04 | 33 |
| 3071 |
[답변] pad_TOP front-end 작업 관련 문의
안녕하세요. 좀 더 살펴보았는데 pad 을 통해 들어오는 CLK 신호가 ideal 한 것.. |
문승현 | 21.02.16 | 16 |
| 3070 |
[답변] pad_TOP front-end 작업 관련 문의
IDEC 선혜승입니다 일단 클럭은 IO 셀의 컨트롤을 .. |
선혜승 | 21.02.16 | 14 |
| 3069 |
[답변] pad_TOP front-end 작업 관련 문의
답변 감사합니다. 말씀해주신대로 IO 셀에 들어가는 값은 실수 없이 잘 준 것으.. |
문승현 | 21.02.16 | 110 |
| 3068 |
라이선스 관련 질문
ip주소} 또한, license 서버에서도 바뀐 라이센스 파일로 교체한 후 lmdown, .. |
민경식 | 20.12.30 | 54 |
| 3067 |
[답변] 라이선스 관련 질문
ip주소} 또한, license 서버에서도 바뀐 라이센스 파일로 교체한 후 lmdown, .. |
조인신 | 20.12.31 | 61 |
| 3066 |
라이선스 사용 관련
ip designer(구 Coware), 라이선스 매니저 scl 2018.06 사용 EDA Tool 버전(SCL/LCU/MGL.. |
정의영 | 20.12.29 | 31 |
| 3065 |
[답변] 라이선스 사용 관련
ip designer(구 Coware), 라이선스 매니저 scl 2018.06 사용 EDA Tool 버전(SCL/LCU/MGL.. |
선혜승 | 20.12.29 | 46 |
| 3064 |
[답변] S28-2001 MPW hierarchy design 관련해서 질문드립니다
ipt 를 보면 remove_design (서브모듈)이라는 부분이 가장 마지막에 나옵니.. |
선혜승 | 20.12.29 | 15 |
| 3063 |
[답변] S28-2001 MPW hierarchy design 관련해서 질문드립니다
ipt 를 보면 remove_design (서브모듈)이라는 부분이 가장 마지막에 나옵니.. |
조정훈 | 20.12.29 | 16 |
| 3062 |
[답변] S28-2001 MPW hierarchy design 관련해서 질문드립니다
ipt 를 보면 remove_design (서브모듈)이라는 부분이 가장 마지막에 나옵니.. |
선혜승 | 20.12.29 | 46 |
| 3061 |
Hspice 라이센스 관련 문의
ipce 실행 후 simulate를 눌러 simulation을 진행하면 문제없이 정상적으로 라이센스가 .. |
강민교 | 20.12.28 | 57 |
| 3060 |
[답변] Hspice 라이센스 관련 문의
ipce 실행 후 simulate를 눌러 simulation을 진행하면 문제없이 정상적으로 라이센스가 .. |
조인신 | 20.12.28 | 66 |
| 3059 |
Sentaurus TCAD 관련 문의드립니다.
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : TCAD (Sentaurus) EDA Tool .. |
김정남 | 20.12.24 | 34 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 37 |
칩 테스트 보드 Ver2.0
IDEC 에서 칩 검증을 위하여 제작한 테스트 전용 보드이다.Ver2.0 보드는 기존 보드와 비.. |
선혜승 | 17.08.17 | 10609 |
| 36 |
Synopsys Custom Designer User guide
본 자료는 ipDK 를 사용하는 유저들이 필수적으로 참고해야 할 자료입니다 Synopsys .. |
선혜승 | 15.10.05 | 6973 |
| 35 |
e2l-반도체공학-반도체의 주요 응용 분야:컴퓨터와 반도체
ip까지 발전사 ● Mainframe, PC, workstation ● OS ● device driver ● 주변장치 ● post P.. |
구재희 | 04.12.30 | 737 |
| 34 |
e2l-반도체공학-반도체와 경제: semiconductor intellectual property
영문제목 : semiconductor intellectual property 개요 : ● 지적재산권(산업재산권, 저.. |
구재희 | 04.12.30 | 923 |
| 33 |
e2l-반도체공학-반도체와 경제: 반도체 분야의 career planning
영문제목 : Semiconductor career planning 개요 : ● 반도체 기술자의 유형(process, d.. |
구재희 | 04.12.30 | 1000 |
| 32 |
e2l-반도체공학-미래의 반도체 기술: Technology Roadmap
ip size ● wafer size ● pins ● frequency ● supply voltage ● power dissipation ● wiri.. |
구재희 | 04.12.30 | 1040 |
| 31 |
e2l-디지털시스템-디지털논리회로
ip-flop, FSM |
구재희 | 07.11.30 | 968 |
| 30 |
e2l-디지털시스템-임베디드 컴퓨터 구조
ipelining, Memory Hierarchy, Parallel Processing 키워드 : computer performance, c.. |
구재희 | 06.12.21 | 937 |
| 29 |
e2l-디지털시스템-디지털시스템의 ASIC 구현 방법 소개
영문제목 : Introduction to ASIC Impleementation Method of Digital Systems 개요 : .. |
구재희 | 06.06.13 | 964 |
| 28 |
e2l-디지털시스템-고속연산회로의 설계(가산기, 곱셈기,나눗셈기, 부동소수점 연산)
iplier Design 개요 : 키워드 : unsigned multiplier, Baugh-Wooley multiplier, mo.. |
구재희 | 06.06.13 | 1009 |
| 27 |
e2l-디지털시스템-기본 이진 연산회로의 설계(덧셈기의 설계)
ipple carry adder, carry look-ahead adder, carry-select adder, Brenk Kung adder |
구재희 | 06.06.13 | 979 |
| 26 |
e2l-디지털시스템-SoC 설계 자동화
ip communication, hardware synthesis, software synthesis, low power systems design,.. |
구재희 | 06.05.22 | 1019 |
| 25 |
e2l-디지털시스템-디지털논리회로
ip-flop, FSM |
구재희 | 05.09.20 | 1217 |
| 24 |
e2l-디지털시스템-디지털공학
iplier, Mux, Demux |
구재희 | 05.09.20 | 984 |
| 23 |
e2l-디지털시스템-시스템온칩설계
ip Design 개요 : 정보통신, 반도체 산업 및 집적회로 기술의 발전으로 과거에 한 보드.. |
구재희 | 05.09.20 | 1024 |
| 22 |
e2l-디지털시스템-컴퓨터 구조
ipelining, exceptions, advanced pipelining techniques, caches and memory hierarchy,.. |
구재희 | 05.09.16 | 786 |
| 21 |
e2l-디지털시스템-고속연산회로의 설계(가산기, 곱셈기,나눗셈기, 부동소수점 연산)
iplier Design 개요 : ●고속 가산기의 원리, 종류(Carry Lookahead, Carry Skip, Carry.. |
구재희 | 04.12.30 | 1721 |
| 20 |
e2l-디지털시스템-기본 이진 연산회로의 설계(덧셈기의 설계)
ipple 가산기의 원리 및 장.단점 ● Serial 및 Ripple 가산기의 설계 ● 이진 곱셈기/나눗.. |
구재희 | 04.12.30 | 1135 |
| 19 |
e2l-디지털시스템-Verilog-HDL에 의한 디지털시스템 설계
ip-flop, Register, Counter 등) 교육방법: ● · 트레이닝 키트에 의한 관련 예제 회로 실.. |
구재희 | 04.12.30 | 1121 |
| 18 |
e2l-디지털시스템-디지털시스템의 ASIC 구현 방법 소개
영문제목 : Introduction to ASIC Impleementation Method of Digital Systems 개요 : .. |
구재희 | 04.12.30 | 1466 |
1
2


