
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 3078 |
[답변] [카이스트 허재훈] PAD 관련 질문드립니다.
ip number)는 하지 않아도 됩니다. PAD 위치, 크기, 배치 등 모든 것을 원하는대로 자유.. |
허재훈 | 21.01.07 | 8 |
| 3077 |
[답변] [카이스트 허재훈] PAD 관련 질문드립니다.
ip number)는 하지 않아도 됩니다. PAD 위치, 크기, 배치 등 모든 것을 원하는대로 자유.. |
조인신 | 21.01.07 | 12 |
| 3076 |
[답변] [카이스트 허재훈] PAD 관련 질문드립니다.
ip number)는 하지 않아도 됩니다. PAD 위치, 크기, 배치 등 모든 것을 원하는대로 자유.. |
허재훈 | 21.01.07 | 69 |
| 3075 |
avanwave 2008버전 라이센스 문의
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) :Hspice_vA(2008.03) EDA Tool 버전.. |
박지영 | 21.01.06 | 10 |
| 3074 |
[답변] avanwave 2008버전 라이센스 문의
안녕하세요. IDEC 연구원 조인신입니다. avanwave 는 지원하지 않으며 custom .. |
조인신 | 21.01.07 | 9 |
| 3073 |
pad_TOP front-end 작업 관련 문의
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : Design compiler, PrimeTime, VCS&.. |
문승현 | 21.01.04 | 53 |
| 3072 |
[답변] pad_TOP front-end 작업 관련 문의
IDEC 선혜승입니다 정말 IO 셀을 넣은 뒤부터 잘 못된 것이라면&nb.. |
선혜승 | 21.01.04 | 33 |
| 3071 |
[답변] pad_TOP front-end 작업 관련 문의
안녕하세요. 좀 더 살펴보았는데 pad 을 통해 들어오는 CLK 신호가 ideal 한 것.. |
문승현 | 21.02.16 | 16 |
| 3070 |
[답변] pad_TOP front-end 작업 관련 문의
IDEC 선혜승입니다 일단 클럭은 IO 셀의 컨트롤을 .. |
선혜승 | 21.02.16 | 14 |
| 3069 |
[답변] pad_TOP front-end 작업 관련 문의
답변 감사합니다. 말씀해주신대로 IO 셀에 들어가는 값은 실수 없이 잘 준 것으.. |
문승현 | 21.02.16 | 110 |
| 3068 |
라이선스 관련 질문
ip주소} 또한, license 서버에서도 바뀐 라이센스 파일로 교체한 후 lmdown, .. |
민경식 | 20.12.30 | 54 |
| 3067 |
[답변] 라이선스 관련 질문
ip주소} 또한, license 서버에서도 바뀐 라이센스 파일로 교체한 후 lmdown, .. |
조인신 | 20.12.31 | 61 |
| 3066 |
라이선스 사용 관련
ip designer(구 Coware), 라이선스 매니저 scl 2018.06 사용 EDA Tool 버전(SCL/LCU/MGL.. |
정의영 | 20.12.29 | 31 |
| 3065 |
[답변] 라이선스 사용 관련
ip designer(구 Coware), 라이선스 매니저 scl 2018.06 사용 EDA Tool 버전(SCL/LCU/MGL.. |
선혜승 | 20.12.29 | 46 |
| 3064 |
[답변] S28-2001 MPW hierarchy design 관련해서 질문드립니다
ipt 를 보면 remove_design (서브모듈)이라는 부분이 가장 마지막에 나옵니.. |
선혜승 | 20.12.29 | 15 |
| 3063 |
[답변] S28-2001 MPW hierarchy design 관련해서 질문드립니다
ipt 를 보면 remove_design (서브모듈)이라는 부분이 가장 마지막에 나옵니.. |
조정훈 | 20.12.29 | 16 |
| 3062 |
[답변] S28-2001 MPW hierarchy design 관련해서 질문드립니다
ipt 를 보면 remove_design (서브모듈)이라는 부분이 가장 마지막에 나옵니.. |
선혜승 | 20.12.29 | 46 |
| 3061 |
Hspice 라이센스 관련 문의
ipce 실행 후 simulate를 눌러 simulation을 진행하면 문제없이 정상적으로 라이센스가 .. |
강민교 | 20.12.28 | 57 |
| 3060 |
[답변] Hspice 라이센스 관련 문의
ipce 실행 후 simulate를 눌러 simulation을 진행하면 문제없이 정상적으로 라이센스가 .. |
조인신 | 20.12.28 | 66 |
| 3059 |
Sentaurus TCAD 관련 문의드립니다.
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : TCAD (Sentaurus) EDA Tool .. |
김정남 | 20.12.24 | 34 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 17 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : 키워드 : PLL, DLL, SMD.. |
구재희 | 06.06.13 | 1274 |
| 16 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : 키워드 : ADC, A/D 변환기, AD 변환 |
구재희 | 06.06.13 | 1264 |
| 15 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : 키워드 : op-amp, 연산증폭기, OTA, CCII, 증폭기, 응용회로 |
구재희 | 06.06.13 | 1172 |
| 14 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : 키워드 : D/A |
구재희 | 05.09.07 | 1079 |
| 13 |
e2l-아날로그 회로-마이크로 전자회로
ipolar/CMOS OP-AMP (Operational Amplifier)의 내부 회로를 해석하고 검증할 수 있도록 .. |
구재희 | 05.01.05 | 1053 |
| 12 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : ● Op-Amp을 사용한 신호 증폭기의 출현 이유와 전망. ● Op-Amp의 특성(장.. |
구재희 | 04.12.30 | 1699 |
| 11 |
e2l-아날로그 회로-마이콤과 그 주변회로(메모리) 해석 및 용용회로 설계
ip 마이콤(8-bit AVR 칩)을 사용한 계측회로 설계 ● 8-bit ADC와 DAC를 사용한 계측 회.. |
구재희 | 04.12.30 | 1123 |
| 10 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : ● 위상 동기 루프(PLL)란 .. |
구재희 | 04.12.30 | 1343 |
| 9 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : ● D/A 변환의 원리와 이것이 전자 통신 시스템에 사용.. |
구재희 | 04.12.30 | 2123 |
| 8 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : ● A/D 변환의 원리와 이것이 전자 통신 시스템에 .. |
구재희 | 04.12.30 | 1162 |
| 7 |
e2l-아날로그 회로-전자 회로란 무엇이고 공부할 필요성과 전자회로 전문가의 전망
ip) ] ● 전자 및 정보통신에 있어서 전자회로의 중요성. ● 전자회로 설계 전문가의 전.. |
구재희 | 04.12.30 | 1609 |
| 6 |
e2l-접적회로-저전력설계 및 최적화
ips between the algorithm and hardware architectues. With the new microsystem techi.. |
구재희 | 06.12.21 | 754 |
| 5 |
e2l-접적회로-디지털 집적회로
ipeline 구조, digital system에서 발생하는 timming 문제 등이다. Deep submicron 공정.. |
구재희 | 06.07.18 | 821 |
| 4 |
e2l-접적회로-디지털 보청기를 위한 칩 설계
ip Design for Digital Hearing Aid 개요 : 디지털 및 아날로그 보청기의 기능 원리를 .. |
구재희 | 05.09.16 | 893 |
| 3 |
e2l-접적회로-CAD 및 컴퓨터시스템 특론
ip)의 설계에 핵심요소인 embedded core와 이의 설계에 필요한 issue 들을 다룬다. 먼저 .. |
구재희 | 05.01.05 | 790 |
| 2 |
e2l-접적회로-Synchronous Digital System
ip-flop(dynamic & static) ● Clocking system ● Dynamic RAM, Static RAM, Flash mem.. |
구재희 | 04.12.30 | 741 |
| 1 |
e2l-통신 및 신호처리-VLSI Digital Signal Processing
ipelining과 병렬 처리 구조, retiming, folding, unfolding, systolic array 구조 등의 .. |
구재희 | 05.01.05 | 644 |
1
2


