
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 1491 |
[답변] Mentor pyxis 관련 문의입니다
안녕하세요. IDEC 연구원 조인신입니다. 우선 조금 전 Pyxis 17.1, 18.2, 19.1.. |
조인신 | 19.05.28 | 13 |
| 1490 |
[답변] [답변] Mentor pyxis 관련 문의입니다
감사합니다 어디에 업로드해주셨는지 여쭤봐도 되겠습니까? [조.. |
박완준 | 19.05.28 | 3 |
| 1489 |
[답변] [답변] [답변] Mentor pyxis 관련 문의입니다
설치 파일들은 EDA Tool 제공 FTP 서버의 Mentor/Pyxis 에 버전별로 업로드 해놨습.. |
조인신 | 19.05.29 | 4 |
| 1488 |
[답변] [답변] [답변] [답변] Mentor pyxis 관련 문의입니다
filezilla를 통해 SW다운로드 서버에 접속하려는데 연결이 안됩니다 어떤.. |
박완준 | 19.05.30 | 8 |
| 1487 |
[답변] [답변] [답변] [답변] [답변] Mentor pyxis 관련 문의입니다
포트 번호가 21 이 아니니 확인해 보시고 FTP 접속이 되지 않는다면 학교의 .. |
조인신 | 19.05.30 | 4 |
| 1486 |
[답변] [답변] [답변] [답변] [답변] [답변] Mentor pyxis 관련 문의입니다
네 감사합니다 아무래도 서버 차단이 원인일 것 같군요 포트번호는 2121.. |
박완준 | 19.05.30 | 3 |
| 1485 |
[답변] [답변] [답변] [답변] [답변] [답변] [답변] Mentor pyxis 관련 문의입니다
네 맞습니다. FTP 정보를 문제 없이 입력한 후 로그인을 해도 안된다면 학교에서 IDEC .. |
조인신 | 19.05.30 | 15 |
| 1484 |
이번에 진행하는 Cadence University EDA tool 수요조사에 관하여
ip을 위해서 Digital Flow로 Cadence사의 tool을 사용하려고 합니다. 제가 알기로.. |
이형민 | 19.05.23 | 21 |
| 1483 |
[답변] 이번에 진행하는 Cadence University EDA tool 수요조사에 관하여
ip을 위해서 Digital Flow로 Cadence사의 tool을 사용하려고 합니다. 제가 알기로.. |
김연태 | 19.05.23 | 34 |
| 1482 |
[답변] calibre PEX 시뮬레이션 관련 문의
ip Design Flow 에 있는 파일 내용 중 Parasitic 성분의 위치를 Layout Location 으로 .. |
조인신 | 19.05.22 | 39 |
| 1481 |
[답변] [답변] calibre PEX 시뮬레이션 관련 문의
ip Design Flow 에 있는 파일 내용 중 Parasitic 성분의 위치를 Layout Location 으로 .. |
김형민 | 19.05.22 | 31 |
| 1480 |
[답변] [답변] [답변] calibre PEX 시뮬레이션 관련 문의
ip Design Flow 에 있는 파일 내용 중 Parasitic 성분의 위치를 Layout Location 으로 .. |
조인신 | 19.05.22 | 128 |
| 1479 |
[답변] Calibre 관련 error 문의
안녕하세요. IDEC 연구원 조인신입니다. 해당 문제는 calibre 와 관련 있.. |
조인신 | 19.05.22 | 41 |
| 1478 |
PEX 에러 관련 문의
ipt rules.C rules.R 와 같은 파일 밖에 없어서 이걸로 지정을 해서 run PEX를 했더니.. |
김형민 | 19.05.20 | 40 |
| 1477 |
[답변] PEX 에러 관련 문의
ipt 는 사용하지 않아도 됩니다. [김형민]님의 글 ===========================.. |
조인신 | 19.05.20 | 18 |
| 1476 |
[답변] [답변] PEX 에러 관련 문의
ipt 는 사용하지 않아도 됩니다. [김형민]님의 글 ===========================.. |
김형민 | 19.05.20 | 13 |
| 1475 |
[답변] [답변] [답변] PEX 에러 관련 문의
ipt 는 사용하지 않아도 됩니다. [김형민]님의 글 ===========================.. |
조인신 | 19.05.20 | 40 |
| 1474 |
[답변] Synopsys Sentaurus License 분할에 관하여
안녕하세요. IDEC 연구원 조인신입니다. 문의한 방법은 option 이라는 파일을 .. |
조인신 | 19.05.17 | 21 |
| 1473 |
[답변] synopsys(SENTAURUS) 관련 문의
안녕하세요. IDEC 연구원 조인신입니다. EDA Tool 제공 FTP 의 접속 port.. |
조인신 | 19.05.14 | 17 |
| 1472 |
[답변] [답변] synopsys(SENTAURUS) 관련 문의
여러 서버에서 사용하고 싶었던 거였습니다. 감사합니다~~ 김세영 올림 .. |
김세영 | 19.05.14 | 20 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 37 |
칩 테스트 보드 Ver2.0
IDEC 에서 칩 검증을 위하여 제작한 테스트 전용 보드이다.Ver2.0 보드는 기존 보드와 비.. |
선혜승 | 17.08.17 | 10610 |
| 36 |
Synopsys Custom Designer User guide
본 자료는 ipDK 를 사용하는 유저들이 필수적으로 참고해야 할 자료입니다 Synopsys .. |
선혜승 | 15.10.05 | 6973 |
| 35 |
e2l-반도체공학-반도체의 주요 응용 분야:컴퓨터와 반도체
ip까지 발전사 ● Mainframe, PC, workstation ● OS ● device driver ● 주변장치 ● post P.. |
구재희 | 04.12.30 | 737 |
| 34 |
e2l-반도체공학-반도체와 경제: semiconductor intellectual property
영문제목 : semiconductor intellectual property 개요 : ● 지적재산권(산업재산권, 저.. |
구재희 | 04.12.30 | 923 |
| 33 |
e2l-반도체공학-반도체와 경제: 반도체 분야의 career planning
영문제목 : Semiconductor career planning 개요 : ● 반도체 기술자의 유형(process, d.. |
구재희 | 04.12.30 | 1000 |
| 32 |
e2l-반도체공학-미래의 반도체 기술: Technology Roadmap
ip size ● wafer size ● pins ● frequency ● supply voltage ● power dissipation ● wiri.. |
구재희 | 04.12.30 | 1040 |
| 31 |
e2l-디지털시스템-디지털논리회로
ip-flop, FSM |
구재희 | 07.11.30 | 968 |
| 30 |
e2l-디지털시스템-임베디드 컴퓨터 구조
ipelining, Memory Hierarchy, Parallel Processing 키워드 : computer performance, c.. |
구재희 | 06.12.21 | 937 |
| 29 |
e2l-디지털시스템-디지털시스템의 ASIC 구현 방법 소개
영문제목 : Introduction to ASIC Impleementation Method of Digital Systems 개요 : .. |
구재희 | 06.06.13 | 964 |
| 28 |
e2l-디지털시스템-고속연산회로의 설계(가산기, 곱셈기,나눗셈기, 부동소수점 연산)
iplier Design 개요 : 키워드 : unsigned multiplier, Baugh-Wooley multiplier, mo.. |
구재희 | 06.06.13 | 1009 |
| 27 |
e2l-디지털시스템-기본 이진 연산회로의 설계(덧셈기의 설계)
ipple carry adder, carry look-ahead adder, carry-select adder, Brenk Kung adder |
구재희 | 06.06.13 | 979 |
| 26 |
e2l-디지털시스템-SoC 설계 자동화
ip communication, hardware synthesis, software synthesis, low power systems design,.. |
구재희 | 06.05.22 | 1019 |
| 25 |
e2l-디지털시스템-디지털논리회로
ip-flop, FSM |
구재희 | 05.09.20 | 1217 |
| 24 |
e2l-디지털시스템-디지털공학
iplier, Mux, Demux |
구재희 | 05.09.20 | 984 |
| 23 |
e2l-디지털시스템-시스템온칩설계
ip Design 개요 : 정보통신, 반도체 산업 및 집적회로 기술의 발전으로 과거에 한 보드.. |
구재희 | 05.09.20 | 1024 |
| 22 |
e2l-디지털시스템-컴퓨터 구조
ipelining, exceptions, advanced pipelining techniques, caches and memory hierarchy,.. |
구재희 | 05.09.16 | 786 |
| 21 |
e2l-디지털시스템-고속연산회로의 설계(가산기, 곱셈기,나눗셈기, 부동소수점 연산)
iplier Design 개요 : ●고속 가산기의 원리, 종류(Carry Lookahead, Carry Skip, Carry.. |
구재희 | 04.12.30 | 1721 |
| 20 |
e2l-디지털시스템-기본 이진 연산회로의 설계(덧셈기의 설계)
ipple 가산기의 원리 및 장.단점 ● Serial 및 Ripple 가산기의 설계 ● 이진 곱셈기/나눗.. |
구재희 | 04.12.30 | 1135 |
| 19 |
e2l-디지털시스템-Verilog-HDL에 의한 디지털시스템 설계
ip-flop, Register, Counter 등) 교육방법: ● · 트레이닝 키트에 의한 관련 예제 회로 실.. |
구재희 | 04.12.30 | 1121 |
| 18 |
e2l-디지털시스템-디지털시스템의 ASIC 구현 방법 소개
영문제목 : Introduction to ASIC Impleementation Method of Digital Systems 개요 : .. |
구재희 | 04.12.30 | 1466 |
1
2


