
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 1294 |
[답변] 삼성 65nm 핀배치 관련 문의드립니다.
ipvh 로 번갈아가며 사용하시면 됩니다 좋지 않다는 것은 io 셀과 rectangu.. |
선혜승 | 18.09.06 | 29 |
| 1293 |
[김병성] 삼성 65n LVS문의드립니다.
안녕하세요 성균관대학교 석사과정 이용석입니다. 주파수 보상 캡으로 MOSCAP을 이용하.. |
이용석 | 18.09.05 | 24 |
| 1292 |
[답변] 삼성 65n LVS문의드립니다.
IDEC 선혜승입니다 MULTipLE SOURCE 에러가 무엇인지 확인이 되.. |
선혜승 | 18.09.05 | 39 |
| 1291 |
[답변] [답변] [답변] 삼성 65n 안테나 오류
ip 하면 됩니다 io가 팬텀셀이라 아무런 연결이 없다고 판단해서 나오는 건데&nbs.. |
선혜승 | 18.09.06 | 43 |
| 1290 |
[양영구] 삼성65nm DRC 문의
iple well option 을 활성화하여 N3 layer 를 이용하고 있습니다. 이때 N3 에서.. |
오한식 | 18.09.04 | 138 |
| 1289 |
[답변] 삼성65nm DRC 문의
iple well option 을 활성화하여 N3 layer 를 이용하고 있습니다. 이때 N3 에서.. |
선혜승 | 18.09.04 | 176 |
| 1288 |
[답변] [답변] 삼성65nm DRC 문의
iple well option 을 활성화하여 N3 layer 를 이용하고 있습니다. 이때 N3 에서.. |
오한식 | 18.09.04 | 66 |
| 1287 |
[답변] [답변] [답변] 삼성65nm DRC 문의
iple well option 을 활성화하여 N3 layer 를 이용하고 있습니다. 이때 N3 에서.. |
선혜승 | 18.09.04 | 270 |
| 1286 |
[윤상웅] 삼성 65nm 질문드립니다.
ipline 사용 시 OA와 M2사이에 메탈 더미가 있을경우 상대유전율이 5라고 나와있는데요. .. |
김정수 | 18.09.03 | 18 |
| 1285 |
[답변] 삼성 65nm 질문드립니다.
ipline 사용 시 OA와 M2사이에 메탈 더미가 있을경우 상대유전율이 5라고 나와있는데요. .. |
선혜승 | 18.09.04 | 20 |
| 1284 |
[답변] 케이던스 calibre TSMC 40nm DRC 오류
ipexdb, .cgirvedb, .rvedb 파일을 삭제한 후 DRC 를 다시 해보시기 바랍니다 .. |
조인신 | 18.08.31 | 42 |
| 1283 |
digital 설계 chip code 관련 질문드립니다.
앞전에 같은 내용으로 아래와같이 여쭤봤었는데요. ==================================.. |
박상언 | 18.08.30 | 19 |
| 1282 |
[답변] digital 설계 chip code 관련 질문드립니다.
안녕하세요. IDEC 연구원 조인신입니다. 삼성 공정 담당자 분이 현재 출장인&n.. |
조인신 | 18.08.31 | 22 |
| 1281 |
[답변] [답변] digital 설계 chip code 관련 질문드립니다.
명확한 답변 너무 감사드립니다. [조인신 ]님의글 =============.. |
박상언 | 18.08.31 | 17 |
| 1280 |
[답변] 교양 질문입니다
iption Language) 언어로 코딩을 하면 FPGA나 반도체 칩으로 물리적인 구현을 할 .. |
선혜승 | 18.08.28 | 8 |
| 1279 |
[답변] [답변] [답변] [답변] 삼성 65nm TOP에서 floorplan 할때생기는 error문의입..
ipt 압축파일에 잇는 TOP은 각주처리가 되어있어서요 조금 헷갈리네요. .. |
박상언 | 18.08.24 | 5 |
| 1278 |
[답변] [답변] [답변] [답변] [답변] 삼성 65nm TOP에서 floorplan 할때생기는 erro..
ipt 압축파일에 잇는 TOP은 각주처리가 되어있어서요 조금 헷갈리네요. .. |
선혜승 | 18.08.24 | 3 |
| 1277 |
[답변] [답변] [답변] [답변] [답변] [답변] 삼성 65nm TOP에서 floorplan 할때생기..
ipt 압축파일에 잇는 TOP은 각주처리가 되어있어서요 조금 헷갈리네요. .. |
박상언 | 18.08.24 | 8 |
| 1276 |
[답변] [답변] [답변] [답변] [답변] [답변] [답변] 삼성 65nm TOP에서 floorplan ..
ipt 압축파일에 잇는 TOP은 각주처리가 되어있어서요 조금 헷갈리네요. .. |
선혜승 | 18.08.24 | 63 |
| 1275 |
[답변] [답변] [답변] Cadence License 활용 관련
라이선스 데몬 구동에는 문제가 없습니다. 다만 데몬의 버전이 낮습니다. 상단에 .. |
조인신 | 18.08.16 | 20 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 17 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : 키워드 : PLL, DLL, SMD.. |
구재희 | 06.06.13 | 1274 |
| 16 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : 키워드 : ADC, A/D 변환기, AD 변환 |
구재희 | 06.06.13 | 1264 |
| 15 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : 키워드 : op-amp, 연산증폭기, OTA, CCII, 증폭기, 응용회로 |
구재희 | 06.06.13 | 1172 |
| 14 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : 키워드 : D/A |
구재희 | 05.09.07 | 1079 |
| 13 |
e2l-아날로그 회로-마이크로 전자회로
ipolar/CMOS OP-AMP (Operational Amplifier)의 내부 회로를 해석하고 검증할 수 있도록 .. |
구재희 | 05.01.05 | 1053 |
| 12 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : ● Op-Amp을 사용한 신호 증폭기의 출현 이유와 전망. ● Op-Amp의 특성(장.. |
구재희 | 04.12.30 | 1699 |
| 11 |
e2l-아날로그 회로-마이콤과 그 주변회로(메모리) 해석 및 용용회로 설계
ip 마이콤(8-bit AVR 칩)을 사용한 계측회로 설계 ● 8-bit ADC와 DAC를 사용한 계측 회.. |
구재희 | 04.12.30 | 1123 |
| 10 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : ● 위상 동기 루프(PLL)란 .. |
구재희 | 04.12.30 | 1343 |
| 9 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : ● D/A 변환의 원리와 이것이 전자 통신 시스템에 사용.. |
구재희 | 04.12.30 | 2123 |
| 8 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : ● A/D 변환의 원리와 이것이 전자 통신 시스템에 .. |
구재희 | 04.12.30 | 1162 |
| 7 |
e2l-아날로그 회로-전자 회로란 무엇이고 공부할 필요성과 전자회로 전문가의 전망
ip) ] ● 전자 및 정보통신에 있어서 전자회로의 중요성. ● 전자회로 설계 전문가의 전.. |
구재희 | 04.12.30 | 1609 |
| 6 |
e2l-접적회로-저전력설계 및 최적화
ips between the algorithm and hardware architectues. With the new microsystem techi.. |
구재희 | 06.12.21 | 754 |
| 5 |
e2l-접적회로-디지털 집적회로
ipeline 구조, digital system에서 발생하는 timming 문제 등이다. Deep submicron 공정.. |
구재희 | 06.07.18 | 821 |
| 4 |
e2l-접적회로-디지털 보청기를 위한 칩 설계
ip Design for Digital Hearing Aid 개요 : 디지털 및 아날로그 보청기의 기능 원리를 .. |
구재희 | 05.09.16 | 893 |
| 3 |
e2l-접적회로-CAD 및 컴퓨터시스템 특론
ip)의 설계에 핵심요소인 embedded core와 이의 설계에 필요한 issue 들을 다룬다. 먼저 .. |
구재희 | 05.01.05 | 790 |
| 2 |
e2l-접적회로-Synchronous Digital System
ip-flop(dynamic & static) ● Clocking system ● Dynamic RAM, Static RAM, Flash mem.. |
구재희 | 04.12.30 | 741 |
| 1 |
e2l-통신 및 신호처리-VLSI Digital Signal Processing
ipelining과 병렬 처리 구조, retiming, folding, unfolding, systolic array 구조 등의 .. |
구재희 | 05.01.05 | 644 |
1
2


