
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 1134 |
[답변] Half Chip Pad 문의
ip(A)을 할당받아 디자인 중에 있습니다. 디자인 중 문의사항이 발행하여 질문을 올리게.. |
김연태 | 18.05.18 | 33 |
| 1133 |
[노정진] 삼성 65 nm 공정 사용할 ip 를 추가하고 싶습니다.
안녕하세요. 삼성 65 nm공정으로 설계중인데 컴퓨터 ip 하나를 더 추가하여 진.. |
송석재 | 18.05.09 | 3 |
| 1132 |
[답변] 삼성 65 nm 공정 사용할 ip 를 추가하고 싶습니다.
안녕하세요 원격연결로 처리 가능합니다. 042-350-4427 로 연락 주세요 .. |
관리자 | 18.05.09 | 7 |
| 1131 |
[이희덕] 매그나칩/하이닉스 0.18 um 공정 관련 문의
ip에서 추가적인 layer만 넣어주면 되는 사항이라 사측에 문의가 필요합니다. .. |
송형섭 | 18.05.02 | 13 |
| 1130 |
[답변] 매그나칩/하이닉스 0.18 um 공정 관련 문의
ip에서 추가적인 layer만 넣어주면 되는 사항이라 사측에 문의가 필요합니다. .. |
김연태 | 18.05.03 | 6 |
| 1129 |
[답변] [답변] 매그나칩/하이닉스 0.18 um 공정 관련 문의
ip에서 추가적인 layer만 넣어주면 되는 사항이라 사측에 문의가 필요합니다. .. |
송형섭 | 18.05.03 | 9 |
| 1128 |
[심재훈] Magnachip SK하이닉스180nm 공정 Calibre 문의
ip SK하이닉스 180nm 공정에 참여하고 있는 경북대학교 심재훈 교수님 연구실 입니다. .. |
민동직 | 18.05.01 | 26 |
| 1127 |
[답변] Magnachip SK하이닉스180nm 공정 Calibre 문의
ip SK하이닉스 180nm 공정에 참여하고 있는 경북대학교 심재훈 교수님 연구실 입니다. .. |
조인신 | 18.05.02 | 72 |
| 1126 |
[노정진] Magnachip 180nm LPE 관련 문의 드립니다.
안녕하세요, 저항을 포함하여 Calibre>Run_PEX를 실행하면 Calibre View Setup창 까.. |
이주연 | 18.04.30 | 15 |
| 1125 |
[답변] Magnachip 180nm LPE 관련 문의 드립니다.
안녕하세요. IDEC 연구원 조인신입니다. 문의한 내용은 calview.cellmap 파일.. |
조인신 | 18.05.02 | 23 |
| 1124 |
[답변] [답변] Magnachip 180nm LPE 관련 문의 드립니다.
안녕하세요 calview.cellmap파일을 확인해보았는데 사용하는 .. |
이주연 | 18.05.02 | 8 |
| 1123 |
[답변] [답변] [답변] Magnachip 180nm LPE 관련 문의 드립니다.
tool 들의 환경 설정 파일의 내용을 확인 바랍니다. setenv OA_HOME /oa의path ex) set.. |
조인신 | 18.05.02 | 29 |
| 1122 |
[노정진] Magnachip 180nm LVS 관련 문의
ip 180nm 공정에서 LVS를 돌리는 과정에서 첨부한 사진과 같은 에러가 뜹니다... |
이주연 | 18.04.30 | 39 |
| 1121 |
[답변] Magnachip 180nm LVS 관련 문의
ip 180nm 공정에서 LVS를 돌리는 과정에서 첨부한 사진과 같은 에러가 뜹니다... |
조인신 | 18.04.30 | 32 |
| 1120 |
[답변] [답변] Magnachip 180nm LVS 관련 문의
ip 180nm 공정에서 LVS를 돌리는 과정에서 첨부한 사진과 같은 에러가 뜹니다... |
이주연 | 18.04.30 | 14 |
| 1119 |
[답변] [답변] [답변] Magnachip 180nm LVS 관련 문의
ip 180nm 공정에서 LVS를 돌리는 과정에서 첨부한 사진과 같은 에러가 뜹니다... |
조인신 | 18.04.30 | 71 |
| 1118 |
[답변] TCAD tool 관련하여 문의드립니다.
안녕하세요. IDEC 연구원 조인신입니다. 우선 라이선스 파일에 작성한 내.. |
조인신 | 18.04.30 | 7 |
| 1117 |
[답변] [답변] TCAD tool 관련하여 문의드립니다.
안녕하세요 license 및 setup에 관한 문제는 다 해결하였는데 같은 오류가 발생.. |
이가원 | 18.04.30 | 3 |
| 1116 |
[답변] [답변] [답변] TCAD tool 관련하여 문의드립니다.
/etc/hosts 파일을 확인 바랍니다. /etc/hosts 라는 파일에 hostname 이 등록이 되어 있.. |
조인신 | 18.04.30 | 3 |
| 1115 |
[답변] magna 0.18u 공정 문의드립니다.
ip 에 있는 model_info_HL18G-S3.7.txt 파일의 내용 중 3. For Monte Carlo simulation .. |
조인신 | 18.04.19 | 32 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 17 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : 키워드 : PLL, DLL, SMD.. |
구재희 | 06.06.13 | 1274 |
| 16 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : 키워드 : ADC, A/D 변환기, AD 변환 |
구재희 | 06.06.13 | 1264 |
| 15 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : 키워드 : op-amp, 연산증폭기, OTA, CCII, 증폭기, 응용회로 |
구재희 | 06.06.13 | 1172 |
| 14 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : 키워드 : D/A |
구재희 | 05.09.07 | 1079 |
| 13 |
e2l-아날로그 회로-마이크로 전자회로
ipolar/CMOS OP-AMP (Operational Amplifier)의 내부 회로를 해석하고 검증할 수 있도록 .. |
구재희 | 05.01.05 | 1053 |
| 12 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : ● Op-Amp을 사용한 신호 증폭기의 출현 이유와 전망. ● Op-Amp의 특성(장.. |
구재희 | 04.12.30 | 1699 |
| 11 |
e2l-아날로그 회로-마이콤과 그 주변회로(메모리) 해석 및 용용회로 설계
ip 마이콤(8-bit AVR 칩)을 사용한 계측회로 설계 ● 8-bit ADC와 DAC를 사용한 계측 회.. |
구재희 | 04.12.30 | 1123 |
| 10 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : ● 위상 동기 루프(PLL)란 .. |
구재희 | 04.12.30 | 1343 |
| 9 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : ● D/A 변환의 원리와 이것이 전자 통신 시스템에 사용.. |
구재희 | 04.12.30 | 2123 |
| 8 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : ● A/D 변환의 원리와 이것이 전자 통신 시스템에 .. |
구재희 | 04.12.30 | 1162 |
| 7 |
e2l-아날로그 회로-전자 회로란 무엇이고 공부할 필요성과 전자회로 전문가의 전망
ip) ] ● 전자 및 정보통신에 있어서 전자회로의 중요성. ● 전자회로 설계 전문가의 전.. |
구재희 | 04.12.30 | 1609 |
| 6 |
e2l-접적회로-저전력설계 및 최적화
ips between the algorithm and hardware architectues. With the new microsystem techi.. |
구재희 | 06.12.21 | 754 |
| 5 |
e2l-접적회로-디지털 집적회로
ipeline 구조, digital system에서 발생하는 timming 문제 등이다. Deep submicron 공정.. |
구재희 | 06.07.18 | 821 |
| 4 |
e2l-접적회로-디지털 보청기를 위한 칩 설계
ip Design for Digital Hearing Aid 개요 : 디지털 및 아날로그 보청기의 기능 원리를 .. |
구재희 | 05.09.16 | 893 |
| 3 |
e2l-접적회로-CAD 및 컴퓨터시스템 특론
ip)의 설계에 핵심요소인 embedded core와 이의 설계에 필요한 issue 들을 다룬다. 먼저 .. |
구재희 | 05.01.05 | 790 |
| 2 |
e2l-접적회로-Synchronous Digital System
ip-flop(dynamic & static) ● Clocking system ● Dynamic RAM, Static RAM, Flash mem.. |
구재희 | 04.12.30 | 741 |
| 1 |
e2l-통신 및 신호처리-VLSI Digital Signal Processing
ipelining과 병렬 처리 구조, retiming, folding, unfolding, systolic array 구조 등의 .. |
구재희 | 05.01.05 | 644 |
1
2


