
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 1114 |
[답변] [답변] magna 0.18u 공정 문의드립니다.
ip 에 있는 model_info_HL18G-S3.7.txt 파일의 내용 중 3. For Monte Carlo simulation .. |
오세인 | 18.04.19 | 17 |
| 1113 |
[답변] [답변] [답변] magna 0.18u 공정 문의드립니다.
ip 에 있는 model_info_HL18G-S3.7.txt 파일의 내용 중 3. For Monte Carlo simulation .. |
조인신 | 18.04.20 | 36 |
| 1112 |
[심재훈] Magnachip 180nM 공정문의
ip 180nM 공정을 가지고 Analog 회로 설계를 하는중 문제가 발생하여 글을 남깁니다. &n.. |
최성진 | 18.04.17 | 44 |
| 1111 |
[답변] Magnachip 180nM 공정문의
ip 180nM 공정을 가지고 Analog 회로 설계를 하는중 문제가 발생하여 글을 남깁니다. &n.. |
조인신 | 18.04.17 | 40 |
| 1110 |
[답변] [답변] Magnachip 180nM 공정문의
ip 180nM 공정을 가지고 Analog 회로 설계를 하는중 문제가 발생하여 글을 남깁니다. &n.. |
최성진 | 18.04.17 | 51 |
| 1109 |
[답변] [답변] 매그나칩 180nm 공정 문의 드립니다.
ip공정 진행시 Source와 Body를 연결하는 integrated type이 문제가 되서 공정진행에 문.. |
김남규 | 18.04.18 | 8 |
| 1108 |
[답변] [답변] [답변] 매그나칩 180nm 공정 문의 드립니다.
ip공정 진행시 Source와 Body를 연결하는 integrated type이 문제가 되서 공정진행에 문.. |
조인신 | 18.04.18 | 25 |
| 1107 |
Test_Board V2 관련 질문
ip내부는 1.2V 동작이나 Digital buffer가 1.8V 소자로 설계되어 1.8V 까지는 괜찮은데 .. |
주현규 | 18.04.11 | 14 |
| 1106 |
[답변] Test_Board V2 관련 질문
ip내부는 1.2V 동작이나 Digital buffer가 1.8V 소자로 설계되어 1.8V 까지는 괜찮은데 .. |
선혜승 | 18.04.12 | 10 |
| 1105 |
[답변] [답변] Test_Board V2 관련 질문
ip Pad IO가 현재와 같은 1.8V로 디자인되어서 보드를 새로 디자인할 계획인데 혹시 말.. |
주현규 | 18.04.12 | 5 |
| 1104 |
[답변] [답변] [답변] Test_Board V2 관련 질문
ip Pad IO가 현재와 같은 1.8V로 디자인되어서 보드를 새로 디자인할 계획인데 혹시 말.. |
선혜승 | 18.04.12 | 23 |
| 1103 |
[오태현] virtuoso 명령어 관련 질문입니다.
ip는 모두 확인해 보았습니다. 첨부한 사진 보시고 문제가 무었인지 답변해 주시면 감사.. |
이준용 | 18.04.10 | 7 |
| 1102 |
[답변] virtuoso 명령어 관련 질문입니다.
ip는 모두 확인해 보았습니다. 첨부한 사진 보시고 문제가 무었인지 답변해 주시면 감사.. |
조인신 | 18.04.10 | 8 |
| 1101 |
[신경욱] 작업 PC로 라이센스로 적용시키는 방법에 대해 문의드립니다.
안녕하십니까. 금오공과대학교 VLSI 연구실 석사과정 이상현입니다. 이번에 MPW 삼성 .. |
이상현 | 18.04.09 | 11 |
| 1100 |
[답변] 작업 PC로 라이센스로 적용시키는 방법에 대해 문의드립니다.
ip 주소를 기재합니다 질문 내용만들 봤을때 어떤 것이 라이센스 서버고, p.. |
선혜승 | 18.04.09 | 15 |
| 1099 |
[답변] EDA tool의 mgls설치 관련 문의드립니다.
안녕하세요. IDEC 연구원 조인신입니다. /etc/hosts 파일을 확인 바랍니다. /.. |
조인신 | 18.04.09 | 13 |
| 1098 |
[답변] [답변] EDA tool의 mgls설치 관련 문의드립니다.
해결됬습니다. 정말 감사합니다. [조인신 ]님의글 ===================.. |
염경호 | 18.04.09 | 13 |
| 1097 |
[답변] [답변] [답변] 삼성 MPW 서버 Set-up 관련 문의
안녕하세요 IDEC 문관식입니다. 질문내용을 보니 라이선스 서버에만 EDA Tool을 .. |
관리자 | 18.03.29 | 21 |
| 1096 |
[답변] Montecarlo simulation 관련 질문드립니다.
ip과 chip의 mismatch를 비교하기 위한 global variation simulation과 칩 내부 .. |
조인신 | 18.03.28 | 53 |
| 1095 |
[박상규] Montecarlo simulation 관련 질문드립니다.
ip과 chip의 mismatch를 비교하기 위한 global variation simulation과 칩 내부 .. |
신종윤 | 18.03.27 | 37 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 17 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : 키워드 : PLL, DLL, SMD.. |
구재희 | 06.06.13 | 1274 |
| 16 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : 키워드 : ADC, A/D 변환기, AD 변환 |
구재희 | 06.06.13 | 1264 |
| 15 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : 키워드 : op-amp, 연산증폭기, OTA, CCII, 증폭기, 응용회로 |
구재희 | 06.06.13 | 1172 |
| 14 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : 키워드 : D/A |
구재희 | 05.09.07 | 1079 |
| 13 |
e2l-아날로그 회로-마이크로 전자회로
ipolar/CMOS OP-AMP (Operational Amplifier)의 내부 회로를 해석하고 검증할 수 있도록 .. |
구재희 | 05.01.05 | 1053 |
| 12 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : ● Op-Amp을 사용한 신호 증폭기의 출현 이유와 전망. ● Op-Amp의 특성(장.. |
구재희 | 04.12.30 | 1699 |
| 11 |
e2l-아날로그 회로-마이콤과 그 주변회로(메모리) 해석 및 용용회로 설계
ip 마이콤(8-bit AVR 칩)을 사용한 계측회로 설계 ● 8-bit ADC와 DAC를 사용한 계측 회.. |
구재희 | 04.12.30 | 1123 |
| 10 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : ● 위상 동기 루프(PLL)란 .. |
구재희 | 04.12.30 | 1343 |
| 9 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : ● D/A 변환의 원리와 이것이 전자 통신 시스템에 사용.. |
구재희 | 04.12.30 | 2123 |
| 8 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : ● A/D 변환의 원리와 이것이 전자 통신 시스템에 .. |
구재희 | 04.12.30 | 1162 |
| 7 |
e2l-아날로그 회로-전자 회로란 무엇이고 공부할 필요성과 전자회로 전문가의 전망
ip) ] ● 전자 및 정보통신에 있어서 전자회로의 중요성. ● 전자회로 설계 전문가의 전.. |
구재희 | 04.12.30 | 1609 |
| 6 |
e2l-접적회로-저전력설계 및 최적화
ips between the algorithm and hardware architectues. With the new microsystem techi.. |
구재희 | 06.12.21 | 754 |
| 5 |
e2l-접적회로-디지털 집적회로
ipeline 구조, digital system에서 발생하는 timming 문제 등이다. Deep submicron 공정.. |
구재희 | 06.07.18 | 821 |
| 4 |
e2l-접적회로-디지털 보청기를 위한 칩 설계
ip Design for Digital Hearing Aid 개요 : 디지털 및 아날로그 보청기의 기능 원리를 .. |
구재희 | 05.09.16 | 893 |
| 3 |
e2l-접적회로-CAD 및 컴퓨터시스템 특론
ip)의 설계에 핵심요소인 embedded core와 이의 설계에 필요한 issue 들을 다룬다. 먼저 .. |
구재희 | 05.01.05 | 790 |
| 2 |
e2l-접적회로-Synchronous Digital System
ip-flop(dynamic & static) ● Clocking system ● Dynamic RAM, Static RAM, Flash mem.. |
구재희 | 04.12.30 | 741 |
| 1 |
e2l-통신 및 신호처리-VLSI Digital Signal Processing
ipelining과 병렬 처리 구조, retiming, folding, unfolding, systolic array 구조 등의 .. |
구재희 | 05.01.05 | 644 |
1
2


