
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 10418 |
[답변] [SF28-2502]LVT 디지털 소자 power 연결 질문
ipt/design_scripts 를 보면, 아래와 같이 나와 있습니다. # Add net conngect definiti.. |
김연태 | 26.03.16 | 25 |
| 10417 |
[SF28-2502] DRC 및 PAD 관련 문의드립니다.
안녕하세요, 동국대학교 송민규 교수님 연구실 석사과정 최승구 입니다. Merge .. |
최승구 | 26.03.16 | 23 |
| 10416 |
[답변] [SF28-2502] DRC 및 PAD 관련 문의드립니다.
1. 해당 에러가 발생하지 않도록 설계자가 직접 작업을 하셔도.. |
김연태 | 26.03.16 | 72 |
| 10415 |
pad 및 layer 관련 문의
ip on chip 측정 용 Pad를 design을 진행하는 중, idec 질문/답변 개시판을 살펴보니 제.. |
이남혁 | 26.03.15 | 23 |
| 10414 |
[답변] pad 및 layer 관련 문의
ip on chip 측정 용 Pad를 design을 진행하는 중, idec 질문/답변 개시판을 살펴보니 제.. |
김연태 | 26.03.16 | 21 |
| 10413 |
[SS28-2502] MPW 데이터 백업 관련
안녕하십니까 서강대학교 류성주 교수님 연구실 기성민 학생입니다. 다.. |
기성민 | 26.03.13 | 9 |
| 10412 |
[답변] [SS28-2502] MPW 데이터 백업 관련
안녕하세요. 전화 통화로 연구실 이전으로 인한 ip 변경 처리해드렸습니다. 설계자 ip.. |
관리자 | 26.03.13 | 5 |
| 10411 |
[답변] [SS28-2502] MPW 데이터 백업 관련
안녕하십니까 서강대학교 류성주 교수님 연구실 기성민 학생입니다. SS28-2502.. |
기성민 | 26.03.13 | 21 |
| 10410 |
[재질문] [SF28-2502] PAD OUTLINE 네모 박스 안맞는 경우
ip_bump_assignment [이민영]님의 글 ===============================.. |
김연태 | 26.03.13 | 5 |
| 10409 |
[재질문] [SF28-2502] PAD OUTLINE 네모 박스 안맞는 경우
ip_bump_assignment [이민영]님의 글 ===============================.. |
이민영 | 26.03.13 | 8 |
| 10408 |
[재질문] [SF28-2502] PAD OUTLINE 네모 박스 안맞는 경우
ip_bump_assignment [이민영]님의 글 ===============================.. |
김연태 | 26.03.13 | 35 |
| 10407 |
layout pcellEvalFailed error
안녕하세요, layout을 할 때, add instance(i)로 cell을 불러왔을때, 그 안의 po.. |
염인선 | 26.03.13 | 7 |
| 10406 |
[답변] layout pcellEvalFailed error
안녕하세요. IDEC 조인신입니다. 특정 소자에 대해 pcel.. |
조인신 | 26.03.13 | 6 |
| 10405 |
[virtuoso 실행시 오류]
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : Cadence Virtuoso EDA Tool .. |
최경호 | 26.03.12 | 29 |
| 10404 |
[답변] [virtuoso 실행시 오류]
안녕하세요. IDEC 조인신입니다. IDEC 홈페이지에 등록된 연구실 HOST.. |
조인신 | 26.03.13 | 14 |
| 10403 |
[답변] [virtuoso 실행시 오류]
답변 감사 드립니다. 그러면 220.67.89.124 (hostname=major) 의 등록을 부탁.. |
최경호 | 26.03.13 | 14 |
| 10402 |
[답변] [virtuoso 실행시 오류]
현재 등록되어 있는 것은 semiconmokpo / 220.67.89.130 입니다. 요청하신 ma.. |
조인신 | 26.03.13 | 12 |
| 10401 |
[답변] [virtuoso 실행시 오류]
빠른 답변 감사드립니다. 말씀하신 hostname 과 서버 ip를 신규로 발급 받았습니다.&nbs.. |
최경호 | 26.03.18 | 8 |
| 10400 |
[답변] [virtuoso 실행시 오류]
요청하신 서버의 등록이 완료되었습니다. 목요일이 라이선스 사용 가능 요일이기에 라이.. |
조인신 | 26.03.19 | 10 |
| 10399 |
[답변] [virtuoso 실행시 오류]
라이센스를 모두 사용 중인 것으로 보입니다. 다른 사용자가 툴을 종료해야.. |
김연태 | 26.03.12 | 37 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 17 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : 키워드 : PLL, DLL, SMD.. |
구재희 | 06.06.13 | 1274 |
| 16 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : 키워드 : ADC, A/D 변환기, AD 변환 |
구재희 | 06.06.13 | 1264 |
| 15 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : 키워드 : op-amp, 연산증폭기, OTA, CCII, 증폭기, 응용회로 |
구재희 | 06.06.13 | 1172 |
| 14 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : 키워드 : D/A |
구재희 | 05.09.07 | 1079 |
| 13 |
e2l-아날로그 회로-마이크로 전자회로
ipolar/CMOS OP-AMP (Operational Amplifier)의 내부 회로를 해석하고 검증할 수 있도록 .. |
구재희 | 05.01.05 | 1053 |
| 12 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : ● Op-Amp을 사용한 신호 증폭기의 출현 이유와 전망. ● Op-Amp의 특성(장.. |
구재희 | 04.12.30 | 1699 |
| 11 |
e2l-아날로그 회로-마이콤과 그 주변회로(메모리) 해석 및 용용회로 설계
ip 마이콤(8-bit AVR 칩)을 사용한 계측회로 설계 ● 8-bit ADC와 DAC를 사용한 계측 회.. |
구재희 | 04.12.30 | 1123 |
| 10 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : ● 위상 동기 루프(PLL)란 .. |
구재희 | 04.12.30 | 1343 |
| 9 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : ● D/A 변환의 원리와 이것이 전자 통신 시스템에 사용.. |
구재희 | 04.12.30 | 2123 |
| 8 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : ● A/D 변환의 원리와 이것이 전자 통신 시스템에 .. |
구재희 | 04.12.30 | 1162 |
| 7 |
e2l-아날로그 회로-전자 회로란 무엇이고 공부할 필요성과 전자회로 전문가의 전망
ip) ] ● 전자 및 정보통신에 있어서 전자회로의 중요성. ● 전자회로 설계 전문가의 전.. |
구재희 | 04.12.30 | 1609 |
| 6 |
e2l-접적회로-저전력설계 및 최적화
ips between the algorithm and hardware architectues. With the new microsystem techi.. |
구재희 | 06.12.21 | 754 |
| 5 |
e2l-접적회로-디지털 집적회로
ipeline 구조, digital system에서 발생하는 timming 문제 등이다. Deep submicron 공정.. |
구재희 | 06.07.18 | 821 |
| 4 |
e2l-접적회로-디지털 보청기를 위한 칩 설계
ip Design for Digital Hearing Aid 개요 : 디지털 및 아날로그 보청기의 기능 원리를 .. |
구재희 | 05.09.16 | 893 |
| 3 |
e2l-접적회로-CAD 및 컴퓨터시스템 특론
ip)의 설계에 핵심요소인 embedded core와 이의 설계에 필요한 issue 들을 다룬다. 먼저 .. |
구재희 | 05.01.05 | 790 |
| 2 |
e2l-접적회로-Synchronous Digital System
ip-flop(dynamic & static) ● Clocking system ● Dynamic RAM, Static RAM, Flash mem.. |
구재희 | 04.12.30 | 741 |
| 1 |
e2l-통신 및 신호처리-VLSI Digital Signal Processing
ipelining과 병렬 처리 구조, retiming, folding, unfolding, systolic array 구조 등의 .. |
구재희 | 05.01.05 | 644 |
1
2


