
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 518 |
[답변] [답변] [답변] [답변] sentaurus의 license path 관련 질문입니다.
ip 그리고, tool 을 사용하기 위해서는 라이선스 데몬이 구동되어야 합니.. |
정재원 | 16.08.03 | 13 |
| 517 |
[답변] 삼성 공정 관련 질문입니다.
IDEC 선혜승입니다 GR953 은 NO PAD connection 이라 무시가능&n.. |
선혜승 | 16.07.31 | 128 |
| 516 |
[답변] 삼성 공정 질문입니다.
iple well 로 설계된 셀들인데 nwell 구역 안에 N3 또는 T3 라는 레이어들이 들어.. |
선혜승 | 16.07.30 | 80 |
| 515 |
[답변] 삼성 공정 질문입니다.
iple-well 을 지원합니다. 사용 방법에 대해서는 PDK 안의 가이드 문서를 참고하시길 바.. |
김연태 | 16.07.29 | 38 |
| 514 |
삼성 65nm 관련 문의입니다.
안녕하세요 숭실대학교 석사과정 황영주입니다. 제가 가드 layer로 l6lp에 L6_S.. |
황영주 | 16.07.28 | 34 |
| 513 |
[답변] 삼성 65nm 관련 문의입니다.
IDEC 선혜승입니다 그런 경우라면 L6_SUBRING 을 사용하시면 됩.. |
선혜승 | 16.07.28 | 30 |
| 512 |
[답변] 삼성 65nm 관련 문의입니다.
IDEC 선혜승입니다 l6lp 라이브러리의 L6_CHipGUARDRING 을 사용하시면 됩니다 .. |
선혜승 | 16.07.28 | 40 |
| 511 |
[답변] siliconsmart license 이전 관련
siliconsmart Tool ip번호 165.132.172.178 변경 완료 되었습니다. ip:165.132.172.178 .. |
석은주 | 16.07.26 | 3 |
| 510 |
[답변] [답변] 삼성공정 Top관련 질문입니다.
안녕하세요 숭실대학교 석사과정 황영주입니다. 답변 감사드립니다. &nb.. |
황영주 | 16.07.25 | 38 |
| 509 |
[답변] 8월 한양대 vlsi 테스팅 교육 질문
ipc@hanyang.ac.kr로 요청 메일 주시기 바랍니다. 또한 추후 강의여부는 아직 미정.. |
한양대 IDEC | 16.07.21 | 5 |
| 508 |
65nm chip pin planner
ip test를 위해 PCB를 제작하고 있는데 저희가 chip pin planner가 없습니다.&n.. |
방병수 | 16.07.20 | 3 |
| 507 |
[답변] 65nm chip pin planner
ip test를 위해 PCB를 제작하고 있는데 저희가 chip pin planner가 없습니다.&n.. |
선혜승 | 16.07.20 | 4 |
| 506 |
[답변] [답변] 65nm chip pin planner
ip test를 위해 PCB를 제작하고 있는데 저희가 chip pin planner가 없습니다.&n.. |
방병수 | 16.07.20 | 4 |
| 505 |
[답변] [답변] [답변] 65nm chip pin planner
ip test를 위해 PCB를 제작하고 있는데 저희가 chip pin planner가 없습니다.&n.. |
선혜승 | 16.07.20 | 15 |
| 504 |
[문용] 삼성65nm DRC 에러
안녕하세요 숭실대학교 혼성신호시스템연구실 황영주입니다. 이번 삼성65nm 공.. |
황영주 | 16.07.20 | 77 |
| 503 |
[답변] 삼성65nm DRC 에러
IDEC 선혜승입니다 특별한 디자인 이슈가 아니라면 넘길 수 있는 것들.. |
선혜승 | 16.07.20 | 60 |
| 502 |
[답변] [답변] 삼성65nm DRC 에러
빠른답변에 감사드립니다. 한가지만 더 여쭤보고싶은게있습니다. 삼성 8/.. |
황영주 | 16.07.20 | 30 |
| 501 |
[답변] [답변] [답변] 삼성65nm DRC 에러
IDEC 선혜승입니다 삼성서버 상에서 ftp접속후 파일을 업로드를 합니다&n.. |
선혜승 | 16.07.20 | 75 |
| 500 |
[답변] icc 관련하여 질문드립니다.
ip 도 매크로의 일종이라고 할 수 있습니다 따라서 아날로그 셀이 milkyway 로 있.. |
선혜승 | 16.07.20 | 21 |
| 499 |
[답변] [답변] icc 관련하여 질문드립니다.
ip 도 매크로의 일종이라고 할 수 있습니다 따라서 아날로그 셀이 milkyway 로 있.. |
유원준 | 16.07.20 | 11 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 17 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : 키워드 : PLL, DLL, SMD.. |
구재희 | 06.06.13 | 1274 |
| 16 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : 키워드 : ADC, A/D 변환기, AD 변환 |
구재희 | 06.06.13 | 1264 |
| 15 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : 키워드 : op-amp, 연산증폭기, OTA, CCII, 증폭기, 응용회로 |
구재희 | 06.06.13 | 1172 |
| 14 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : 키워드 : D/A |
구재희 | 05.09.07 | 1079 |
| 13 |
e2l-아날로그 회로-마이크로 전자회로
ipolar/CMOS OP-AMP (Operational Amplifier)의 내부 회로를 해석하고 검증할 수 있도록 .. |
구재희 | 05.01.05 | 1053 |
| 12 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : ● Op-Amp을 사용한 신호 증폭기의 출현 이유와 전망. ● Op-Amp의 특성(장.. |
구재희 | 04.12.30 | 1699 |
| 11 |
e2l-아날로그 회로-마이콤과 그 주변회로(메모리) 해석 및 용용회로 설계
ip 마이콤(8-bit AVR 칩)을 사용한 계측회로 설계 ● 8-bit ADC와 DAC를 사용한 계측 회.. |
구재희 | 04.12.30 | 1123 |
| 10 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : ● 위상 동기 루프(PLL)란 .. |
구재희 | 04.12.30 | 1343 |
| 9 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : ● D/A 변환의 원리와 이것이 전자 통신 시스템에 사용.. |
구재희 | 04.12.30 | 2123 |
| 8 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : ● A/D 변환의 원리와 이것이 전자 통신 시스템에 .. |
구재희 | 04.12.30 | 1162 |
| 7 |
e2l-아날로그 회로-전자 회로란 무엇이고 공부할 필요성과 전자회로 전문가의 전망
ip) ] ● 전자 및 정보통신에 있어서 전자회로의 중요성. ● 전자회로 설계 전문가의 전.. |
구재희 | 04.12.30 | 1609 |
| 6 |
e2l-접적회로-저전력설계 및 최적화
ips between the algorithm and hardware architectues. With the new microsystem techi.. |
구재희 | 06.12.21 | 754 |
| 5 |
e2l-접적회로-디지털 집적회로
ipeline 구조, digital system에서 발생하는 timming 문제 등이다. Deep submicron 공정.. |
구재희 | 06.07.18 | 821 |
| 4 |
e2l-접적회로-디지털 보청기를 위한 칩 설계
ip Design for Digital Hearing Aid 개요 : 디지털 및 아날로그 보청기의 기능 원리를 .. |
구재희 | 05.09.16 | 893 |
| 3 |
e2l-접적회로-CAD 및 컴퓨터시스템 특론
ip)의 설계에 핵심요소인 embedded core와 이의 설계에 필요한 issue 들을 다룬다. 먼저 .. |
구재희 | 05.01.05 | 790 |
| 2 |
e2l-접적회로-Synchronous Digital System
ip-flop(dynamic & static) ● Clocking system ● Dynamic RAM, Static RAM, Flash mem.. |
구재희 | 04.12.30 | 741 |
| 1 |
e2l-통신 및 신호처리-VLSI Digital Signal Processing
ipelining과 병렬 처리 구조, retiming, folding, unfolding, systolic array 구조 등의 .. |
구재희 | 05.01.05 | 644 |
1
2


