
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 9494 |
SF28-2501 LVS 문의.
ipt 로 생각이됩니다. (2)또한 이를 사용하기위해선 layout 을 gds 로 export 하여 .gds.. |
김진우 | 25.06.23 | 45 |
| 9493 |
[답변] SF28-2501 LVS 문의.
ipt 로 생각이됩니다. (2)또한 이를 사용하기위해선 layout 을 gds 로 export 하여 .gds.. |
조인신 | 25.06.23 | 15 |
| 9492 |
[답변] SF28-2501 LVS 문의.
ipt 로 생각이됩니다. (2)또한 이를 사용하기위해선 layout 을 gds 로 export 하여 .gds.. |
김진우 | 25.06.23 | 6 |
| 9491 |
[답변] SF28-2501 LVS 문의.
ipt 로 생각이됩니다. (2)또한 이를 사용하기위해선 layout 을 gds 로 export 하여 .gds.. |
조인신 | 25.06.23 | 9 |
| 9490 |
[답변] SF28-2501 LVS 문의.
ipt 로 생각이됩니다. (2)또한 이를 사용하기위해선 layout 을 gds 로 export 하여 .gds.. |
김진우 | 25.06.23 | 7 |
| 9489 |
[답변] SF28-2501 LVS 문의.
ipt 로 생각이됩니다. (2)또한 이를 사용하기위해선 layout 을 gds 로 export 하여 .gds.. |
조인신 | 25.06.23 | 20 |
| 9488 |
[답변] SF28-2501 LVS 문의.
ipt 로 생각이됩니다. (2)또한 이를 사용하기위해선 layout 을 gds 로 export 하여 .gds.. |
김진우 | 25.06.23 | 55 |
| 9487 |
[답변] [ 캠퍼스]Nework License 관련 오류
안녕하세요 해당 ip가 KAIST 에서 차단된것으로 확인되어, 차단 해제 요청 후 현재 정.. |
관리자 | 25.06.23 | 14 |
| 9486 |
[답변] LVS 관련 문의사항있습니다
iple well) 소자를 사용해야 합니다. [김진영]님의 글 =================.. |
조인신 | 25.06.20 | 15 |
| 9485 |
[답변] LVS 관련 문의사항있습니다
ipple wall 을 사용해서 각각의 body 에 VSS1 VSS2 로 둔 Gnd 를 썼는데요 이번에도 똑같.. |
김진영 | 25.06.20 | 16 |
| 9484 |
[답변] LVS 관련 문의사항있습니다
ipple wall 을 사용해서 각각의 body 에 VSS1 VSS2 로 둔 Gnd 를 썼는데요 이번에도 똑같.. |
조인신 | 25.06.20 | 55 |
| 9483 |
[답변] SS28-2501 Guarding 관련 질문
iple(deep N) well 소자를 사용해야 합니다. 2. guarding 을 구성하는 layer 들이 .. |
조인신 | 25.06.20 | 48 |
| 9482 |
calibre창이 안나타나고 경로가 안잡힙니다
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : cadence virtuoso EDA Tool 버전(.. |
신대견 | 25.06.18 | 25 |
| 9481 |
[답변] calibre창이 안나타나고 경로가 안잡힙니다
안녕하세요. IDEC 조인신입니다. 첨부한 cadence.cshrc 파일의 MGC_HOME .. |
조인신 | 25.06.18 | 40 |
| 9480 |
synopysys tcad CPU 점유율 문제 관련 문의
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : TCAD (Sentaurus) EDA Tool .. |
양정배 | 25.06.18 | 16 |
| 9479 |
[답변] synopysys tcad CPU 점유율 문제 관련 문의
안녕하세요. IDEC 조인신입니다. 사용하고 있는 라이선스의 copy 가 확인되지 .. |
조인신 | 25.06.18 | 14 |
| 9478 |
자료 이동관련
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : cadence virtuoso EDA Tool 버전(.. |
신대견 | 25.06.17 | 24 |
| 9477 |
[답변] 자료 이동관련
IDEC 선혜승입니다 가장 좋은 것은 백업 전의 상황.. |
선혜승 | 25.06.18 | 18 |
| 9476 |
[SS28-2501] pad 관련 문의드립니다.
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : EDA Tool 버전(SCL/LCU/MGLS 포함.. |
조준우 | 25.06.15 | 55 |
| 9475 |
[답변] [SS28-2501] pad 관련 문의드립니다.
IDEC 선혜승입니다 2가지의 본드 패드셀이 제공됩니다&nbs.. |
선혜승 | 25.06.16 | 49 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 17 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : 키워드 : PLL, DLL, SMD.. |
구재희 | 06.06.13 | 1274 |
| 16 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : 키워드 : ADC, A/D 변환기, AD 변환 |
구재희 | 06.06.13 | 1264 |
| 15 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : 키워드 : op-amp, 연산증폭기, OTA, CCII, 증폭기, 응용회로 |
구재희 | 06.06.13 | 1172 |
| 14 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : 키워드 : D/A |
구재희 | 05.09.07 | 1079 |
| 13 |
e2l-아날로그 회로-마이크로 전자회로
ipolar/CMOS OP-AMP (Operational Amplifier)의 내부 회로를 해석하고 검증할 수 있도록 .. |
구재희 | 05.01.05 | 1053 |
| 12 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : ● Op-Amp을 사용한 신호 증폭기의 출현 이유와 전망. ● Op-Amp의 특성(장.. |
구재희 | 04.12.30 | 1699 |
| 11 |
e2l-아날로그 회로-마이콤과 그 주변회로(메모리) 해석 및 용용회로 설계
ip 마이콤(8-bit AVR 칩)을 사용한 계측회로 설계 ● 8-bit ADC와 DAC를 사용한 계측 회.. |
구재희 | 04.12.30 | 1123 |
| 10 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : ● 위상 동기 루프(PLL)란 .. |
구재희 | 04.12.30 | 1343 |
| 9 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : ● D/A 변환의 원리와 이것이 전자 통신 시스템에 사용.. |
구재희 | 04.12.30 | 2123 |
| 8 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : ● A/D 변환의 원리와 이것이 전자 통신 시스템에 .. |
구재희 | 04.12.30 | 1162 |
| 7 |
e2l-아날로그 회로-전자 회로란 무엇이고 공부할 필요성과 전자회로 전문가의 전망
ip) ] ● 전자 및 정보통신에 있어서 전자회로의 중요성. ● 전자회로 설계 전문가의 전.. |
구재희 | 04.12.30 | 1609 |
| 6 |
e2l-접적회로-저전력설계 및 최적화
ips between the algorithm and hardware architectues. With the new microsystem techi.. |
구재희 | 06.12.21 | 754 |
| 5 |
e2l-접적회로-디지털 집적회로
ipeline 구조, digital system에서 발생하는 timming 문제 등이다. Deep submicron 공정.. |
구재희 | 06.07.18 | 821 |
| 4 |
e2l-접적회로-디지털 보청기를 위한 칩 설계
ip Design for Digital Hearing Aid 개요 : 디지털 및 아날로그 보청기의 기능 원리를 .. |
구재희 | 05.09.16 | 893 |
| 3 |
e2l-접적회로-CAD 및 컴퓨터시스템 특론
ip)의 설계에 핵심요소인 embedded core와 이의 설계에 필요한 issue 들을 다룬다. 먼저 .. |
구재희 | 05.01.05 | 790 |
| 2 |
e2l-접적회로-Synchronous Digital System
ip-flop(dynamic & static) ● Clocking system ● Dynamic RAM, Static RAM, Flash mem.. |
구재희 | 04.12.30 | 741 |
| 1 |
e2l-통신 및 신호처리-VLSI Digital Signal Processing
ipelining과 병렬 처리 구조, retiming, folding, unfolding, systolic array 구조 등의 .. |
구재희 | 05.01.05 | 644 |
1
2


