
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 9414 |
[답변] saed14nm StarRC
안녕하세요. IDEC 조인신입니다. 네, 14nm 공정에서 StarRC 사용.. |
조인신 | 25.05.28 | 24 |
| 9413 |
[답변] saed14nm StarRC
안녕하세요 답변 감사드립니다. 라이선스는 IDEC에서 지원해주는 것을 사용중입.. |
김도원 | 25.05.29 | 10 |
| 9412 |
[답변] saed14nm StarRC
extraction type 을 R, C, RC, No RC 로 확인해보니 R, No RC 는 진행이 되나&nbs.. |
조인신 | 25.05.30 | 17 |
| 9411 |
Local mismatch 관련 문의 드립니다.
안녕하세요. 권경하 교수님 연구실 박사 과정 김정후입니다. 현재 ss28 LNR28LP.. |
김정후 | 25.05.22 | 38 |
| 9410 |
[답변] Local mismatch 관련 문의 드립니다.
안녕하세요. IDEC 조인신입니다. SS28 공정에서는 monte carlo.. |
조인신 | 25.05.23 | 79 |
| 9409 |
PAD 관련 질문드립니다.
ip-chip 패키징이 가능하도록, flip-chip용 패드를 제작하여 C4 범프와 같은 솔더 볼을 .. |
이지윤 | 25.05.22 | 31 |
| 9408 |
[답변] PAD 관련 질문드립니다.
ip chip pkg 질문을 주셨는데, IDEC MPW는 지원하지 않고 있읍니다. fli.. |
이종행 | 25.05.22 | 24 |
| 9407 |
[답변] PAD 관련 질문드립니다.
ip chip pkg 질문을 주셨는데, IDEC MPW는 지원하지 않고 있읍니다. fli.. |
이지윤 | 25.05.22 | 6 |
| 9406 |
[답변] PAD 관련 질문드립니다.
ip pad위에 Ball을 얹는 것만으로는 불가합니다. Pad위에 Ball을 얹는 .. |
이종행 | 25.05.22 | 32 |
| 9405 |
[답변] PAD 관련 질문드립니다.
ip chip pkg관련하여 MPW/CDC tab에 Package업체정보 에 참조하여 한솔반도체에 연락하.. |
이종행 | 25.05.26 | 59 |
| 9404 |
Abstract generator 사용법에 대해 문의드립니다.
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : Abstract Generator EDA Tool 버.. |
이상욱 | 25.05.21 | 10 |
| 9403 |
[답변] Abstract generator 사용법에 대해 문의드립니다.
안녕하세요. IDEC 조인신입니다. IDEC 라이선스를 사용할 경우 v.. |
조인신 | 25.05.21 | 13 |
| 9402 |
[금오공대-아카데미] 교육 취소 신청
5.22-23 MipI DCPHY 교육을 신청 했으나 중요 업무일정이 생겨 참석을 할 수 없게 되었.. |
박상효 | 25.05.20 | 26 |
| 9401 |
[금오공대-아카데미] 강의자료 재발송 문의 건
글을 작성 하기 전에 "유사한 질문이 있는지 검색"해 보시고, 공지글에 있는 "자주하는 .. |
박상효 | 25.05.20 | 7 |
| 9400 |
[금오공대-아카데미] [ 캠퍼스][답변] 강의자료 재발송 문의 건
안녕하세요 금오공대 IDEC 아카데미 입니다. 강의 안내 메일 재발송 드렸으니 확인바랍.. |
금오공대 | 25.05.20 | 10 |
| 9399 |
[답변] 데이터 업로드를 위한 FTP 관련 질문드립니다
안녕하세요 설계자 ip를 새로 등록하셨는데요. 승인 후 접속 가능하고요, 현재 승인 완.. |
관리자 | 25.05.20 | 18 |
| 9398 |
[금오공대-아카데미] zoom link 발송
글을 작성 하기 전에 "유사한 질문이 있는지 검색"해 보시고, 공지글에 있는 "자주하는 .. |
박상효 | 25.05.20 | 9 |
| 9397 |
[금오공대-아카데미] [ 캠퍼스][답변] zoom link 발송
안녕하세요. 금오공대 IDEC 아카데미입니다. 1. zoom링크는 오늘 중으로 발송될.. |
금오공대 | 25.05.20 | 8 |
| 9396 |
[SS28-2501회차] CADENCE tool 실행 관련 문의드립니다.
ip 추가한 상황입니다. 이와 관련하여 해결방법을 여쭤보고자 글 남깁니다. 에러 메세.. |
천새루 | 25.05.19 | 32 |
| 9395 |
[답변] [SS28-2501회차] CADENCE tool 실행 관련 문의드립니다.
ip 추가한 상황입니다. 이와 관련하여 해결방법을 여쭤보고자 글 남깁니다. 에러 메세.. |
조인신 | 25.05.20 | 23 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 37 |
칩 테스트 보드 Ver2.0
IDEC 에서 칩 검증을 위하여 제작한 테스트 전용 보드이다.Ver2.0 보드는 기존 보드와 비.. |
선혜승 | 17.08.17 | 10609 |
| 36 |
Synopsys Custom Designer User guide
본 자료는 ipDK 를 사용하는 유저들이 필수적으로 참고해야 할 자료입니다 Synopsys .. |
선혜승 | 15.10.05 | 6973 |
| 35 |
e2l-반도체공학-반도체의 주요 응용 분야:컴퓨터와 반도체
ip까지 발전사 ● Mainframe, PC, workstation ● OS ● device driver ● 주변장치 ● post P.. |
구재희 | 04.12.30 | 737 |
| 34 |
e2l-반도체공학-반도체와 경제: semiconductor intellectual property
영문제목 : semiconductor intellectual property 개요 : ● 지적재산권(산업재산권, 저.. |
구재희 | 04.12.30 | 923 |
| 33 |
e2l-반도체공학-반도체와 경제: 반도체 분야의 career planning
영문제목 : Semiconductor career planning 개요 : ● 반도체 기술자의 유형(process, d.. |
구재희 | 04.12.30 | 1000 |
| 32 |
e2l-반도체공학-미래의 반도체 기술: Technology Roadmap
ip size ● wafer size ● pins ● frequency ● supply voltage ● power dissipation ● wiri.. |
구재희 | 04.12.30 | 1040 |
| 31 |
e2l-디지털시스템-디지털논리회로
ip-flop, FSM |
구재희 | 07.11.30 | 968 |
| 30 |
e2l-디지털시스템-임베디드 컴퓨터 구조
ipelining, Memory Hierarchy, Parallel Processing 키워드 : computer performance, c.. |
구재희 | 06.12.21 | 937 |
| 29 |
e2l-디지털시스템-디지털시스템의 ASIC 구현 방법 소개
영문제목 : Introduction to ASIC Impleementation Method of Digital Systems 개요 : .. |
구재희 | 06.06.13 | 964 |
| 28 |
e2l-디지털시스템-고속연산회로의 설계(가산기, 곱셈기,나눗셈기, 부동소수점 연산)
iplier Design 개요 : 키워드 : unsigned multiplier, Baugh-Wooley multiplier, mo.. |
구재희 | 06.06.13 | 1009 |
| 27 |
e2l-디지털시스템-기본 이진 연산회로의 설계(덧셈기의 설계)
ipple carry adder, carry look-ahead adder, carry-select adder, Brenk Kung adder |
구재희 | 06.06.13 | 979 |
| 26 |
e2l-디지털시스템-SoC 설계 자동화
ip communication, hardware synthesis, software synthesis, low power systems design,.. |
구재희 | 06.05.22 | 1019 |
| 25 |
e2l-디지털시스템-디지털논리회로
ip-flop, FSM |
구재희 | 05.09.20 | 1217 |
| 24 |
e2l-디지털시스템-디지털공학
iplier, Mux, Demux |
구재희 | 05.09.20 | 984 |
| 23 |
e2l-디지털시스템-시스템온칩설계
ip Design 개요 : 정보통신, 반도체 산업 및 집적회로 기술의 발전으로 과거에 한 보드.. |
구재희 | 05.09.20 | 1024 |
| 22 |
e2l-디지털시스템-컴퓨터 구조
ipelining, exceptions, advanced pipelining techniques, caches and memory hierarchy,.. |
구재희 | 05.09.16 | 786 |
| 21 |
e2l-디지털시스템-고속연산회로의 설계(가산기, 곱셈기,나눗셈기, 부동소수점 연산)
iplier Design 개요 : ●고속 가산기의 원리, 종류(Carry Lookahead, Carry Skip, Carry.. |
구재희 | 04.12.30 | 1721 |
| 20 |
e2l-디지털시스템-기본 이진 연산회로의 설계(덧셈기의 설계)
ipple 가산기의 원리 및 장.단점 ● Serial 및 Ripple 가산기의 설계 ● 이진 곱셈기/나눗.. |
구재희 | 04.12.30 | 1135 |
| 19 |
e2l-디지털시스템-Verilog-HDL에 의한 디지털시스템 설계
ip-flop, Register, Counter 등) 교육방법: ● · 트레이닝 키트에 의한 관련 예제 회로 실.. |
구재희 | 04.12.30 | 1121 |
| 18 |
e2l-디지털시스템-디지털시스템의 ASIC 구현 방법 소개
영문제목 : Introduction to ASIC Impleementation Method of Digital Systems 개요 : .. |
구재희 | 04.12.30 | 1466 |
1
2


