
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 8954 |
analog IO 위치 (디렉토리) 및 데이터 전송 관련 문의
안녕하세요. 단국대학교의 구남일입니다. 설계 중 몇 가지 궁금한 사항이 있어 아래와 .. |
구남일 | 24.12.23 | 24 |
| 8953 |
[답변] analog IO 위치 (디렉토리) 및 데이터 전송 관련 문의
<데이터 관련> 단순 시뮬레이션 결과파일이라면 다운로드 가능합니.. |
김연태 | 24.12.24 | 12 |
| 8952 |
[답변] analog IO 위치 (디렉토리) 및 데이터 전송 관련 문의
답변 감사드립니다. 다만 말씀하신 대로라면, 저희의 단순 시뮬레이션 파일도 .. |
구남일 | 24.12.24 | 10 |
| 8951 |
[답변] analog IO 위치 (디렉토리) 및 데이터 전송 관련 문의
안녕하세요. IDEC 조인신입니다. 1. IO Libary (아날로그 IO 및 POWER.. |
조인신 | 24.12.24 | 18 |
| 8950 |
[답변] analog IO 위치 (디렉토리) 및 데이터 전송 관련 문의
답변 감사드립니다. 말씀하신 대로 저희는 일단 pure analog 회로이고, b.. |
구남일 | 24.12.24 | 6 |
| 8949 |
[답변] analog IO 위치 (디렉토리) 및 데이터 전송 관련 문의
이 경우에는 별도의 merge 과정이 굳이 필요 없으니 custom pad 및 ESD를 저희가 직접 제.. |
조인신 | 24.12.24 | 4 |
| 8948 |
[답변] analog IO 위치 (디렉토리) 및 데이터 전송 관련 문의
ip 위 3가지 새로운 layer type 이 추가되게 됩니다. 혹시 PAD 및 ESD 에 한해서 이 laye.. |
구남일 | 24.12.24 | 12 |
| 8947 |
[답변] analog IO 위치 (디렉토리) 및 데이터 전송 관련 문의
ip 위 3가지 새로운 layer type 이 추가되게 됩니다. 혹시 PAD 및 ESD 에 한해서 이 laye.. |
조인신 | 24.12.24 | 125 |
| 8946 |
Merge과정 중 virtuoso 세팅 관련 질문 드립니다.
ip_tech는 보이지 않습니다. 혹시 제가 설정을 잘못한 것일까요? 감사.. |
윤성웅 | 24.12.20 | 14 |
| 8945 |
[답변] Merge과정 중 virtuoso 세팅 관련 질문 드립니다.
ip_tech는 보이지 않습니다. 혹시 제가 설정을 잘못한 것일까요? 감사.. |
조인신 | 24.12.24 | 14 |
| 8944 |
[답변] Merge과정 중 virtuoso 세팅 관련 질문 드립니다.
ip_tech는 보이지 않습니다. 혹시 제가 설정을 잘못한 것일까요? 감사.. |
전재호 | 24.12.25 | 10 |
| 8943 |
[답변] Merge과정 중 virtuoso 세팅 관련 질문 드립니다.
ip_tech는 보이지 않습니다. 혹시 제가 설정을 잘못한 것일까요? 감사.. |
조인신 | 24.12.26 | 38 |
| 8942 |
layout 대비 실제 chip size 문의
ip을 활용한 고주파 packaging을 연구하고 있는데, cadence layout에서 100umx100um의 회.. |
조준우 | 24.12.20 | 27 |
| 8941 |
[답변] layout 대비 실제 chip size 문의
ip을 활용한 고주파 packaging을 연구하고 있는데, cadence layout에서 100umx100um의 회.. |
조인신 | 24.12.20 | 25 |
| 8940 |
[답변] layout 대비 실제 chip size 문의
ip을 활용한 고주파 packaging을 연구하고 있는데, cadence layout에서 100umx100um의 회.. |
조준우 | 24.12.20 | 9 |
| 8939 |
[답변] layout 대비 실제 chip size 문의
ip을 활용한 고주파 packaging을 연구하고 있는데, cadence layout에서 100umx100um의 회.. |
조인신 | 24.12.20 | 65 |
| 8938 |
[sf2402] 설계자 PC ip 추가
안녕하세요, sf2402 mpw에 참여중인 서울대학교 전동석 교수님 연구실 문서은입니다.. |
문서은 | 24.12.20 | 21 |
| 8937 |
[sf2402] 설계자 pc ip 추가
안녕하세요, sf2402 mpw에 참여중인 서울대학교 전동석 교수님 연구실 전상욱입니다.. |
전상욱 | 24.12.18 | 31 |
| 8936 |
[답변] [sf2402] 설계자 pc ip 추가
안녕하세요 현재 설계자 3명인데 ip는 6개 입니다. 설계자가 더 있으면 등록해주세요, .. |
관리자 | 24.12.19 | 33 |
| 8935 |
IC validator 관련 문의입니다.
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : IC Validator EDA Tool 버전(SCL/.. |
안종찬 | 24.12.16 | 11 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 17 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : 키워드 : PLL, DLL, SMD.. |
구재희 | 06.06.13 | 1274 |
| 16 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : 키워드 : ADC, A/D 변환기, AD 변환 |
구재희 | 06.06.13 | 1264 |
| 15 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : 키워드 : op-amp, 연산증폭기, OTA, CCII, 증폭기, 응용회로 |
구재희 | 06.06.13 | 1172 |
| 14 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : 키워드 : D/A |
구재희 | 05.09.07 | 1079 |
| 13 |
e2l-아날로그 회로-마이크로 전자회로
ipolar/CMOS OP-AMP (Operational Amplifier)의 내부 회로를 해석하고 검증할 수 있도록 .. |
구재희 | 05.01.05 | 1053 |
| 12 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : ● Op-Amp을 사용한 신호 증폭기의 출현 이유와 전망. ● Op-Amp의 특성(장.. |
구재희 | 04.12.30 | 1699 |
| 11 |
e2l-아날로그 회로-마이콤과 그 주변회로(메모리) 해석 및 용용회로 설계
ip 마이콤(8-bit AVR 칩)을 사용한 계측회로 설계 ● 8-bit ADC와 DAC를 사용한 계측 회.. |
구재희 | 04.12.30 | 1123 |
| 10 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : ● 위상 동기 루프(PLL)란 .. |
구재희 | 04.12.30 | 1343 |
| 9 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : ● D/A 변환의 원리와 이것이 전자 통신 시스템에 사용.. |
구재희 | 04.12.30 | 2123 |
| 8 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : ● A/D 변환의 원리와 이것이 전자 통신 시스템에 .. |
구재희 | 04.12.30 | 1162 |
| 7 |
e2l-아날로그 회로-전자 회로란 무엇이고 공부할 필요성과 전자회로 전문가의 전망
ip) ] ● 전자 및 정보통신에 있어서 전자회로의 중요성. ● 전자회로 설계 전문가의 전.. |
구재희 | 04.12.30 | 1609 |
| 6 |
e2l-접적회로-저전력설계 및 최적화
ips between the algorithm and hardware architectues. With the new microsystem techi.. |
구재희 | 06.12.21 | 754 |
| 5 |
e2l-접적회로-디지털 집적회로
ipeline 구조, digital system에서 발생하는 timming 문제 등이다. Deep submicron 공정.. |
구재희 | 06.07.18 | 821 |
| 4 |
e2l-접적회로-디지털 보청기를 위한 칩 설계
ip Design for Digital Hearing Aid 개요 : 디지털 및 아날로그 보청기의 기능 원리를 .. |
구재희 | 05.09.16 | 893 |
| 3 |
e2l-접적회로-CAD 및 컴퓨터시스템 특론
ip)의 설계에 핵심요소인 embedded core와 이의 설계에 필요한 issue 들을 다룬다. 먼저 .. |
구재희 | 05.01.05 | 790 |
| 2 |
e2l-접적회로-Synchronous Digital System
ip-flop(dynamic & static) ● Clocking system ● Dynamic RAM, Static RAM, Flash mem.. |
구재희 | 04.12.30 | 741 |
| 1 |
e2l-통신 및 신호처리-VLSI Digital Signal Processing
ipelining과 병렬 처리 구조, retiming, folding, unfolding, systolic array 구조 등의 .. |
구재희 | 05.01.05 | 644 |
1
2


