
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 8774 |
[답변] Fatal error 관련 질문드립니다
ipt 를 line by line 으로 돌려서 문제가 되는 명령어를 찾아야 합니다. .. |
김연태 | 24.11.07 | 33 |
| 8773 |
[SB130] 서버 접속 관련 문의 드립니다.
안녕하세요 경북대학교 조건희 교수님 연구실 박사과정 여성일입니다.&nb.. |
여성일 | 24.11.07 | 47 |
| 8772 |
[답변] [remind] 라이센스 관련하여 질문드립니다.
안녕하세요. IDEC 조인신입니다. 현재 상황이 서버 A, B 가 있고 라이.. |
조인신 | 24.11.07 | 40 |
| 8771 |
[SS28-2402] Merge 서버 virtuoso 라이센스 이슈 문의
안녕하세요. 한양대학교 최정욱 교수님 연구실 소속 원동언 입니다.Merge 서버에서 virtu.. |
원동언 | 24.11.06 | 29 |
| 8770 |
[답변] [SS28-2402] Merge 서버 virtuoso 라이센스 이슈 문의
merge 계정과 일반 설계 계정은 동일 hostname 의 같은 서버 입니다. mer.. |
김연태 | 24.11.06 | 39 |
| 8769 |
clock constraint 문의
ipt에서는 create_generated_clock을 사용하지 않는것 같은데 clock을 재 지정을 하지 .. |
김도원 | 24.11.06 | 37 |
| 8768 |
[답변] clock constraint 문의
ipt에서는 create_generated_clock을 사용하지 않는것 같은데 clock을 재 지정을 하지 .. |
김연태 | 24.11.06 | 20 |
| 8767 |
[답변] [SS28_2402] 서버 접속 관련 문제 문의
hom1과 home2 를 직접 이동하시는 것이 아닙니다. 설계 공정에 따라 접속하.. |
김연태 | 24.11.06 | 39 |
| 8766 |
[SF28-2401] script back-up
안녕하세요 한양대 정기석 교수님 연구실의 이민영입니다. 제 실수로 스크립트들을 백업.. |
이민영 | 24.11.05 | 20 |
| 8765 |
[답변] [SF28-2401] script back-up
설계자 백업 기간은 마감되었습니다. [이민영]님의 글 =================.. |
김연태 | 24.11.05 | 21 |
| 8764 |
[답변] [SF28-2401] script back-up
잠깐만 열어주실 수 없을까요?ㅠㅠ 죄송합니다ㅠ [김연태]님의 .. |
이민영 | 24.11.06 | 5 |
| 8763 |
[답변] [SF28-2401] script back-up
문관식 연구원님께 연락하여 조치 받으시기 바랍니다. mks@idec.or.kr &nb.. |
김연태 | 24.11.06 | 23 |
| 8762 |
[SS28-2402] Primetime update 후 STA 문제
ipt로 MAIN_CLOCK을 잡아 STA를 진행하였습니다. design comiler를 이용해 timing repor.. |
손동범 | 24.11.05 | 23 |
| 8761 |
[답변] Primetime update 후 STA 문제
ipt로 MAIN_CLOCK을 잡아 STA를 진행하였습니다. design comiler를 이용해 timing repor.. |
김연태 | 24.11.05 | 26 |
| 8760 |
[답변] Primetime update 후 STA 문제
ipt로 MAIN_CLOCK을 잡아 STA를 진행하였습니다. design comiler를 이용해 timing repor.. |
손동범 | 24.11.05 | 9 |
| 8759 |
[답변] Primetime update 후 STA 문제
ipt로 MAIN_CLOCK을 잡아 STA를 진행하였습니다. design comiler를 이용해 timing repor.. |
김연태 | 24.11.05 | 34 |
| 8758 |
Design Compiler, QuestaSim 실행 관련
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : Design Compiler, Questasim EDA .. |
이유빈 | 24.11.05 | 38 |
| 8757 |
[답변] Design Compiler, QuestaSim 실행 관련
안녕하세요. IDEC 조인신입니다. Questasim의 경우 IDEC 라이선스 서.. |
조인신 | 24.11.05 | 68 |
| 8756 |
Chip 수령 관련
안녕하세요, 선문대학교 오인열 교수님 자동차반도체 연구실의 전완해 연구원입니다. DB.. |
오인열 | 24.11.05 | 19 |
| 8755 |
[답변] Chip 수령 관련
안녕하세요. IDEC 조인신입니다. DB180-2401회의 Die-Out 일정은 .. |
조인신 | 24.11.05 | 53 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 17 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : 키워드 : PLL, DLL, SMD.. |
구재희 | 06.06.13 | 1274 |
| 16 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : 키워드 : ADC, A/D 변환기, AD 변환 |
구재희 | 06.06.13 | 1264 |
| 15 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : 키워드 : op-amp, 연산증폭기, OTA, CCII, 증폭기, 응용회로 |
구재희 | 06.06.13 | 1172 |
| 14 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : 키워드 : D/A |
구재희 | 05.09.07 | 1079 |
| 13 |
e2l-아날로그 회로-마이크로 전자회로
ipolar/CMOS OP-AMP (Operational Amplifier)의 내부 회로를 해석하고 검증할 수 있도록 .. |
구재희 | 05.01.05 | 1053 |
| 12 |
e2l-아날로그 회로-OP-Amp 및 이외의 IC 칩(chip)을 사용한 증폭기 회로 해석 및 응용
ips 개요 : ● Op-Amp을 사용한 신호 증폭기의 출현 이유와 전망. ● Op-Amp의 특성(장.. |
구재희 | 04.12.30 | 1699 |
| 11 |
e2l-아날로그 회로-마이콤과 그 주변회로(메모리) 해석 및 용용회로 설계
ip 마이콤(8-bit AVR 칩)을 사용한 계측회로 설계 ● 8-bit ADC와 DAC를 사용한 계측 회.. |
구재희 | 04.12.30 | 1123 |
| 10 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
iple of PLL / understand and Applications of PLL 개요 : ● 위상 동기 루프(PLL)란 .. |
구재희 | 04.12.30 | 1343 |
| 9 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
iple of D/A Conversion 개요 : ● D/A 변환의 원리와 이것이 전자 통신 시스템에 사용.. |
구재희 | 04.12.30 | 2123 |
| 8 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
iple of A-to-D Conversion 개요 : ● A/D 변환의 원리와 이것이 전자 통신 시스템에 .. |
구재희 | 04.12.30 | 1162 |
| 7 |
e2l-아날로그 회로-전자 회로란 무엇이고 공부할 필요성과 전자회로 전문가의 전망
ip) ] ● 전자 및 정보통신에 있어서 전자회로의 중요성. ● 전자회로 설계 전문가의 전.. |
구재희 | 04.12.30 | 1609 |
| 6 |
e2l-접적회로-저전력설계 및 최적화
ips between the algorithm and hardware architectues. With the new microsystem techi.. |
구재희 | 06.12.21 | 754 |
| 5 |
e2l-접적회로-디지털 집적회로
ipeline 구조, digital system에서 발생하는 timming 문제 등이다. Deep submicron 공정.. |
구재희 | 06.07.18 | 821 |
| 4 |
e2l-접적회로-디지털 보청기를 위한 칩 설계
ip Design for Digital Hearing Aid 개요 : 디지털 및 아날로그 보청기의 기능 원리를 .. |
구재희 | 05.09.16 | 893 |
| 3 |
e2l-접적회로-CAD 및 컴퓨터시스템 특론
ip)의 설계에 핵심요소인 embedded core와 이의 설계에 필요한 issue 들을 다룬다. 먼저 .. |
구재희 | 05.01.05 | 790 |
| 2 |
e2l-접적회로-Synchronous Digital System
ip-flop(dynamic & static) ● Clocking system ● Dynamic RAM, Static RAM, Flash mem.. |
구재희 | 04.12.30 | 741 |
| 1 |
e2l-통신 및 신호처리-VLSI Digital Signal Processing
ipelining과 병렬 처리 구조, retiming, folding, unfolding, systolic array 구조 등의 .. |
구재희 | 05.01.05 | 644 |
1
2


