
VOD
| 제목 | 강사정보 | 등록일 | |
|---|---|---|---|
| 1 | Verilog 언어를 활용한 FPGA 실습 | 서기범/교수/우송대학교 | 2015.10.29 |
교육자료
| 제목 | 작성자 | 작성일 | 조회 |
|---|
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 3383 |
NDM libraries generation
port the schematic and GDS from ICC2 into Cadence for LVS checks. The LVS check fai.. |
박형준 | 24.10.10 | 38 |
| 3382 |
[답변] NDM libraries generation
port the schematic and GDS from ICC2 into Cadence for LVS checks. The LVS check fai.. |
김연태 | 24.10.10 | 47 |
| 3381 |
[답변] [SB130-2401] layout 질문
port 입니다. CAPPLATE에 VIA를 통해 상위 메탈로 연결되며, 관련된 DRC rule이 정해져 .. |
이종행 | 24.10.10 | 36 |
| 3380 |
[답변] Siemens Tessent 2023.4 버전 관련 문의드립니다.
port TESSENT_HOMEPATH=/data1/mentor/tessent/2022_4/bin:$PATH:.; export PATH 변경 .. |
문영기 | 24.10.10 | 5 |
| 3379 |
[답변] Siemens Tessent 2023.4 버전 관련 문의드립니다.
port TESSENT_HOMEPATH=/data1/mentor/tessent/2022_4/bin:$PATH:.; export PATH 변경 .. |
조인신 | 24.10.11 | 24 |
| 3378 |
SF28_2401 서버관련 질문
ported Linux configuration.2024/10/07 15:26:41 For more info, please run CheckSysCo.. |
성윤지 | 24.10.07 | 54 |
| 3377 |
[답변] SF28_2401 서버관련 질문
ported Linux configuration.2024/10/07 15:26:41 For more info, please run CheckSysCo.. |
김연태 | 24.10.07 | 32 |
| 3376 |
[답변] SF28_2401 서버관련 질문
ported Linux configuration.2024/10/07 15:26:41 For more info, please run CheckSysCo.. |
성윤지 | 24.10.07 | 32 |
| 3375 |
[답변] SF28_2401 서버관련 질문
ported Linux configuration.2024/10/07 15:26:41 For more info, please run CheckSysCo.. |
김연태 | 24.10.07 | 78 |
| 3374 |
gpdk045nm PDK 내 MOSFET model 관련 질문
port.pdf -gpdk045_pdk_referenceManual.pdf 라는 3개의 파일이 존재합니다. &n.. |
정동훈 | 24.09.30 | 23 |
| 3373 |
[답변] gpdk045nm PDK 내 MOSFET model 관련 질문
port.pdf -gpdk045_pdk_referenceManual.pdf 라는 3개의 파일이 존재합니다. &n.. |
조인신 | 24.09.30 | 37 |
| 3372 |
VCS 관련 문의드립니다.
ports clk]create_clock clk -name ideal_clock1 -period $clk_period link set_input_.. |
양승록 | 24.09.29 | 37 |
| 3371 |
[답변] VCS 관련 문의드립니다.
ports clk]create_clock clk -name ideal_clock1 -period $clk_period link set_input_.. |
김연태 | 24.09.30 | 11 |
| 3370 |
[답변] VCS 관련 문의드립니다.
ports clk]create_clock clk -name ideal_clock1 -period $clk_period link set_input_.. |
양승록 | 24.09.30 | 10 |
| 3369 |
[답변] VCS 관련 문의드립니다.
ports clk]create_clock clk -name ideal_clock1 -period $clk_period link set_input_.. |
김연태 | 24.09.30 | 5 |
| 3368 |
[답변] VCS 관련 문의드립니다.
ports clk]create_clock clk -name ideal_clock1 -period $clk_period link set_input_.. |
양승록 | 24.09.30 | 52 |
| 3367 |
Cadence INNOVUS 관련 문의드립니다.
안녕하세요 홍익대학교 김영민 교수님 연구실 학부생 양승록입니다. C.. |
양승록 | 24.09.29 | 29 |
| 3366 |
[답변] Cadence INNOVUS 관련 문의드립니다.
1. LEF physical 정보가 존재하지 않음 해당 부분은 warning 으.. |
김연태 | 24.09.30 | 11 |
| 3365 |
[답변] Cadence INNOVUS 관련 문의드립니다.
안녕하세요 답변주셔서 감사드립니다. 1. 확인했습니다. 감.. |
양승록 | 24.09.30 | 6 |
| 3364 |
[답변] Cadence INNOVUS 관련 문의드립니다.
cell 딜레이 정보는 .lib 파일로 제공됩니다. synopsys dc .. |
김연태 | 24.09.30 | 30 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 1 |
e2l-접적회로-컴퓨터이용설계의 기초
port deadline-12/16 Final examination 키워드 : CAD, algorithm, complexity, optimi.. |
구재희 | 05.01.05 | 735 |
1
기타 게시판
| 구분 | 제목 | 작성자 | 작성일 | 조회 |
|---|---|---|---|---|
| 참여교수 성과 - 특허 |
Disparity Computation Method Through Stereo Matching Based on Census..
port Weight and System Thereof |
문병인 | 15.08.25 | 3 |
| 참여교수 성과 - 논문 |
A Flexible Programmable Memory BIST for Embedded Single-port Memory ..
|
강성호 | 14.09.16 | 16 |
| 참여교수 성과 - 논문 |
Multi-stage FIR filter design for portable digital spectrum analyzers
|
이성주 | 14.09.15 | 5 |
| 참여교수 성과 - IP |
Public-key Crypto-core IP for ECC and RSA
ports the 224-bit ECC over GF(p) and the 2,048-bit RSA defined by NIST Std. FIPS PU.. |
신경욱 | 18.10.29 | 33 |
| 참여교수 성과 - IP |
ARIA-GCM Authenticated Encryption Core IP
ports five modes of operation of ARIA including ECB, CBC, OFB, CTR and CFB, and sup.. |
신경욱 | 18.10.29 | 23 |
| 참여교수 성과 - IP |
AES-GCM Authenticated Encryption Core IP
ports CTR mode of operation of AES and two key sizes of 128-bit and 256-bit for enc.. |
신경욱 | 18.10.29 | 28 |
| 공지사항 |
2018 XUP(Xilinx University Program) Professor Workshop Invitation
port/university/workshops/korea-registration-form.html &nb.. |
석은주 | 18.10.19 | 47893 |
| 참여교수 성과 - IP |
ECC-P224 core
port 224-bit elliptic curve over prime field defined by NIST - Support for private.. |
신경욱 | 17.10.24 | 82 |
| 참여교수 성과 - IP |
ECC-B233 core
port 233-bit elliptic curve over binary field defined by NIST - Support for privat.. |
신경욱 | 17.10.24 | 60 |
| 공지사항 |
ISOCC 2018 call for paper
portant Dates : □ Submission of Special Session and Tutorial Proposals: June 22, 2.. |
김하늘 | 18.06.29 | 40191 |
| 개설 희망 강좌 신청 |
low drop-out regulator 설계 관련 강의가 열렸으면 좋겠습니다.
portable device의 사용이 늘어나며 저전력 SoC의 경향에 따라 PMIC의 높은 성능이 요구.. |
김필수 | 18.09.22 | 6662 |
| 공지사항 |
[한국반도체학술대회] '제 2회 강대원상'의 주인공을 찾습니다! (신청 마..
『제 25회 한국반도체학술대회』 The 25th Korean Conference on Semiconductors 2018.. |
김하늘 | 17.12.22 | 28519 |
| 참여교수 성과 - IP |
Tiny AES-128 Crypto-core
ports three different key sizes; 128, 192, 256 bits.The Tiny AES-128 crypto-core su.. |
신경욱 | 16.09.29 | 15 |
| 참여교수 성과 - IP |
Anti-harmonic Fractional-ratio Frequency Multiplying Delay-Locked Loop
ports DLL mode for de-skewing. Feature - Process : 65 nm - Supply : 1.0 V - F.. |
김종선 | 15.09.05 | 107 |
| 참여교수 성과 - IP |
Multi-phase Fractional-ratio Frequency Multiplying Delay-Locked Loop
ports DLL mode for de-skewing. Feature - Process : 65 nm - Supply : 1.0 V -.. |
김종선 | 15.09.05 | 5 |
| 참여교수 성과 - IP |
All-digital Fractional-ratio Frequency Multiplying Delay-Locked Loop
portability. Implemented in a 65nm 1.0-V CMOS process, the proposed clock generato.. |
김종선 | 15.09.05 | 11 |
| 참여교수 성과 - IP |
Displayport v1.2a Receiver PHY
Displayport v1.2a Receiver PHY |
김철우 | 15.09.03 | 20 |
| 참여교수 성과 - 논문 |
시그마 델타 변조를 이용한 HDMI 표준의 Display port 오디오 타임스탬프..
|
강진구 | 14.09.03 | 15 |
| 참여교수 성과 - 특허 |
Antenna device for a portable terminal
적층기판 환경에서 구성한 소형 LC loaded 안테나 |
김문일 | 14.09.15 | 3 |
| 참여교수 성과 - IP |
LPDDR Memory Controller
port 100MHz speed grades of LPDDR devices. It is designed using Verilog-HDL and ver.. |
이찬호 | 15.08.27 | 18 |


