Logo

회원가입로그인 ENGLISH naver youtube  
search 

AND 검색 : 단어사이 띄어쓰기.     예) 반도체⌒설계

OR    검색 : 단어사이 or 표기.       예) 반도체⌒or⌒설계


VOD
  제목 강사정보 등록일
1 Verilog 언어를 활용한 FPGA 실습 서기범/교수/우송대학교 2015.10.29
교육자료
  제목 작성자 작성일 조회
질문/답변
  제목 작성자 작성일 조회
2123 [답변] 삼성 28nm 공정의 PEX inductance extraction 관련하여 질문드립니다.

port로 구분하여(pdk의 lvsres 사용) 설계하였습니다.이후에 PEX를 통해 SPEF format으로..

조인신 21.10.06 42
2122 [답변] 삼성 28nm 공정의 PEX inductance extraction 관련하여 질문드립니다.

port로 구분하여(pdk의 lvsres 사용) 설계하였습니다.이후에 PEX를 통해 SPEF format으로..

박철호 21.10.06 19
2121 [답변] 삼성 28nm 공정의 PEX inductance extraction 관련하여 질문드립니다.

port로 구분하여(pdk의 lvsres 사용) 설계하였습니다.이후에 PEX를 통해 SPEF format으로..

조인신 21.10.06 83
2120 virtuoso 실행 오류(IC617)

ported by cdsGetOABinPath.virtuoso: INFO: Note that OpenAccess (OA) requires runnin..

송윤흡 21.10.05 88
2119 [답변] virtuoso 실행 오류(IC617)

ported by cdsGetOABinPath.virtuoso: INFO: Note that OpenAccess (OA) requires runnin..

조인신 21.10.05 40
2118 [답변] virtuoso 실행 오류(IC617)

ported by cdsGetOABinPath.virtuoso: INFO: Note that OpenAccess (OA) requires runnin..

송윤흡 21.10.06 17
2117 [답변] virtuoso 실행 오류(IC617)

ported by cdsGetOABinPath.virtuoso: INFO: Note that OpenAccess (OA) requires runnin..

조인신 21.10.06 13
2116 [답변] virtuoso 실행 오류(IC617)

ported by cdsGetOABinPath.virtuoso: INFO: Note that OpenAccess (OA) requires runnin..

송윤흡 21.10.06 7
2115 [답변] virtuoso 실행 오류(IC617)

ported by cdsGetOABinPath.virtuoso: INFO: Note that OpenAccess (OA) requires runnin..

조인신 21.10.06 14
2114 [답변] virtuoso 실행 오류(IC617)

ported by cdsGetOABinPath.virtuoso: INFO: Note that OpenAccess (OA) requires runnin..

송윤흡 21.10.06 11
2113 [답변] virtuoso 실행 오류(IC617)

ported by cdsGetOABinPath.virtuoso: INFO: Note that OpenAccess (OA) requires runnin..

조인신 21.10.06 7
2112 [답변] virtuoso 실행 오류(IC617)

ported by cdsGetOABinPath.virtuoso: INFO: Note that OpenAccess (OA) requires runnin..

송윤흡 21.10.07 8
2111 [답변] virtuoso 실행 오류(IC617)

ported by cdsGetOABinPath.virtuoso: INFO: Note that OpenAccess (OA) requires runnin..

조인신 21.10.07 149
2110 [답변] ICC init_design/ module modified관련

port 차이로 인해서 pt eco를 진행할 때마다 icc에서 negative hold가 발생합니다. clock..

문한결 21.09.28 13
2109 [답변] ICC init_design/ module modified관련

port 차이로 인해서 pt eco를 진행할 때마다 icc에서 negative hold가 발생합니다. clock..

선혜승 21.10.01 8
2108 [답변] ICC init_design/ module modified관련

port에서 hold margin에 추가되던데 이것이 hold와 관련 없다는 말씀이신가요?   ..

문한결 21.10.01 6
2107 [답변] ICC init_design/ module modified관련

port에서 hold margin에 추가되던데 이것이 hold와 관련 없다는 말씀이신가요?   ..

선혜승 21.10.01 69
2106 [답변] tcad svisual 오류, 환경변수 설정 문의

port 로 내용이 시작하는 라인이 있다면 bash 기준이고, setenv 로 시작하는 라인이 있..

조인신 21.09.13 38
2105 [답변] cadence liberate

port 페이지에서 다운 로드 할 수 있을 것입니다.   [석준하]님의 글 ===========..

조인신 21.09.10 19
2104 [답변] TCAD Svisual 실행이 안되어 질문드립니다

port XLIB_NO_SHM=1 csh 의 경우 setenv XLIB_NO_SHM 1 환경변수를 추가하고 실행하여 ..

조인신 21.09.06 56
자료실
  제목 작성자 작성일 조회
1 e2l-접적회로-컴퓨터이용설계의 기초

port deadline-12/16 Final examination 키워드 : CAD, algorithm, complexity, optimi..

구재희 05.01.05 735
1
기타 게시판
구분 제목 작성자 작성일 조회
참여교수 성과 - IP LEA-128/192/256

ports three key lengths of 128, 192, and 256 bits. The LEA-128/192/256 IP perform..

신경욱 15.08.26 27
참여교수 성과 - IP LEA-128 Encryption/Decryption

port for encryption and decryption of 128-bit block cipher LEA - Support for key l..

신경욱 15.08.26 19
참여교수 성과 - IP LEA-128 Encryption

ports three key lengths of 128, 192, and 256 bits. The LEA128-Enc IP performs enc..

신경욱 15.08.26 20
참여교수 성과 - IP Census transform based adaptive support weight stereo matching IP

port weight stereo matching IP

문병인 15.08.25 38
공지사항 제23회 한국반도체학술대회 Chip Design Contest (CDC) 개최 (2016.02.23..

ported by the IDEC' 문구 삽입 ..

김하늘 15.11.09 7158
공지사항 JICAS(Vol1. No.2) 논문 모집 안내

JICAS 논문 모집 안내  반도체설계교육센터(IDEC)을 통해 매년 300여 개의 칩을 통..

이의숙 15.11.05 7386
참여교수 성과 - IP High Efficiency Current-Regulated Charge Pump for LED Driver

portant for a liquid crystal display (LCD) panel to get high quality display with l..

김철우 14.09.20 30
참여교수 성과 - IP 6Gbps injection locked CDR

portional to the jitter-tolerance performance. However, the injection strength can ..

김철우 14.09.20 20
공지사항 JICAS 논문 모집 안내

JICAS 논문 모집 안내   반도체설계교육센터(IDEC)을 통해 매년 300여 개의 칩을 ..

전항기 14.12.26 17588
참여교수 성과 - IP 4.5GHz Injection locked all-digital PLL

portional path and integral path to generate high quality clock and make overall lo..

김철우 14.09.20 17
참여교수 성과 - IP Tile-based Rasterizer for 3D graphics

portant, the amount of calculation in rasterization phase which is required to calc..

이광엽 14.09.18 34
공지사항 제22회 한국반도체학술대회 Chip Design Contest(CDC) 개최(2015.02.11(..

ported by the IDEC' 문구 삽입 시상 Award 명수상팀수내역Best Desig..

구재희 14.10.20 26913
공지사항 [채용공고] KAIST IDEC 행정원 채용 공고(신입/경력)

 KAIST IDEC 행정원 채용 공고(신입/경력)   반도체설계교육센터(..

석은주 14.09.16 19129
참여교수 성과 - IP AXI protocol converter

port all the operations required by the protocol

이찬호 14.09.02 16
참여교수 성과 - IP 8x8 AXI Interconnect

port operation with improved efficiency of the communication protocol. It also sup..

이찬호 14.09.02 21
구인/구직 (재)충북테크노파크 2014년 제5차 직원채용 공고

공고번호 : 충북TP-2014 - A7호(재)충북테크노파크 직원채용 공고 지역산업기술의 ..

전항기 15.01.08 5697
참여교수 성과 - IP A 12b 10MS/s 0.34mm2 2.0mW 0.11um CMOS SAR ADC

port : 없음(자체 보유한 Silicon Proven Report가 없음) 정보공유 여부 : N

이승훈 14.08.30 51
참여교수 성과 - IP A 14b 50MS/s 1.17mm2 146.1mW 0.13um CMOS ADC

port : 있음(File을 등록하지 않고, Provider의 승인/NDA 체결 후 전달하겠음) 정보공..

이승훈 14.08.30 9
참여교수 성과 - IP A 12b 100MS/s 1.34mm2 25.3mW 0.11um CMOS ADC

port : 있음(File을 등록하지 않고, Provider의 승인/NDA 체결 후 전달하겠음) 정보공..

이승훈 14.08.30 16
참여교수 성과 - IP A 12b 10MS/s 0.34mm2 2.4mW 0.11um CMOS SAR ADC

port : 있음(File을 등록하지 않고, Provider의 승인/NDA 체결 후 전달하겠음) 정보공..

이승훈 14.08.30 13
1 11 12