
VOD
| 제목 | 강사정보 | 등록일 | |
|---|---|---|---|
| 22 | (2025) Cell-Based Chip Design Flow_Day1 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 21 | Standard Cell Based Design (RTL-to-GDSII) | 박희천 조교수(UNIST) | 2025.01.20 |
| 20 | [IDEC 제작강좌] Full Custom Layout Design (PEX) | 정용운/조교수/세종대학교 | 2024.10.23 |
| 19 | [IDEC 제작강좌] Full Custom Layout Design (DRC&LVS) | 정용운/조교수/세종대학교 | 2024.10.23 |
| 18 | (2021) AMBA AXI와 AXI-Stream 설계와 검증 | 기안도 겸직교수(KAIST) | 2021.05.11 |
| 17 | 논리합성 설계툴을 활용한 회로설계 및 STA분석 이해 및 실습 | 손병복 연구소장 (주)아이즈비 | 2020.03.24 |
| 16 | Verilog 설계 언어 초급 | 송재훈 대표이사 INNOTIO(주) | 2020.03.24 |
| 15 | 파워반도체 소자 핵심이론 | 강혜민/박사/Cambridge University | 2019.12.19 |
| 14 | Verilog 기초 및 Digital 설계 | 조경순/교수/한국외국어대학교 | 2019.09.25 |
| 13 | Verilog HDL 언어 초급 및 설계 가이드라인 | 송재훈 대표이사 INNOTIO(주) | 2018.11.02 |
| 12 | Verilog HDL 이론 및 응용 | 이찬호/교수/숭실대학교 | 2018.10.30 |
| 11 | Verilog HDL 언어 초급 및 설계 가이드라인 | 송재훈 대표이사 INNOTIO(주) | 2017.11.30 |
| 10 | (2017)기가비트 이더넷제어기 설계와 응용설계 | 기안도 소장 (주)다이나릿시스템 | 2017.02.15 |
| 9 | Mobile transceiver RFIC 설계 | 문현원 교수 대구대학교 | 2016.12.16 |
| 8 | Verilog HDL 언어 초급 및 설계 가이드라인 | 송재훈 대표이사 INNOTIO | 2016.12.13 |
| 7 | 고성능 TI SAR ADC설계를 위한 이론 및 실습 | 홍혁기 박사(전자정보연구소) | 2016.07.27 |
| 6 | (2016)CPU-GPU Heterogeneous Computing | 장병현 교수(the University of Mississippi) | 2016.06.16 |
| 5 | [무료세미나]Fallacies of Computational Analog | 송방섭 교수(U.S San Diego) | 2016.03.25 |
| 4 | RTOS 지원 시스템 설계와 RTOS 이식 | 기안도 소장 (다이나릿시스템) | 2016.02.24 |
| 3 | Verilog 설계언어 초·중급 | 송재훈 대표이사 INNOTIO | 2015.10.15 |
| 2 | [무료세미나]How analog has been evolved_송방섭 교수(U. C. San Diego) | 송방섭 교수(U. C. San Diego) | 2014.10.31 |
| 1 | (2014)CPU-GPU Heterogeneous Computing | 장병현 교수(the University of Mississippi) | 2014.10.31 |
교육자료
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 4 | Protocol Transducer Synthesis using Divide and Conquer Approach | 구재희 | 07.04.25 | 72 |
| 3 | Gigabit Ethernet Switch/Router의 설계 및 구현 | 구재희 | 02.05.09 | 153 |
| 2 | Synopsys Chip Synthesis 교육 | 구재희 | 01.04.13 | 736 |
| 1 | Synopsys Tool 교육(VCS & Chip Synthesis) | 구재희 | 00.06.02 | 1239 |
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 1564 |
[답변] Cadence 라이센스 관련 질문입니다.
the application because the license required to initialize virtuoso Framework is no.. |
조인신 | 21.02.18 | 39 |
| 1563 |
virtuoso license
the 'Cadence(R) Design Framework II' license.Contact Cadence Customer Support for a.. |
최수름 | 21.02.04 | 39 |
| 1562 |
[답변] virtuoso license
the 'Cadence(R) Design Framework II' license.Contact Cadence Customer Support for a.. |
관리자 | 21.02.05 | 52 |
| 1561 |
Cadence license 관련
the 'Cadence(R) Design Framework II' license. Run 'lmstat -f 111' command to check .. |
김형은 | 21.02.04 | 56 |
| 1560 |
[답변] Cadence license 관련
the 'Cadence(R) Design Framework II' license. Run 'lmstat -f 111' command to check .. |
관리자 | 21.02.04 | 85 |
| 1559 |
icfb 617 의 schematic 과 symbol 을 icfb 51에서 사용방법 문의
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : EDA Tool 버전(SCL/LCU/MGLS 포함.. |
배준한 | 21.02.03 | 23 |
| 1558 |
[답변] icfb 617 의 schematic 과 symbol 을 icfb 51에서 사용방법 문의
안녕하세요. IDEC 연구원 조인신입니다. IC61 에서 만든 것을 IC51 에서는 사.. |
조인신 | 21.02.03 | 13 |
| 1557 |
Pre-layout simulation 관련
thesize를 하는데 덧셈과 관련된 reg의 LSB가 전부 X로 표기 되어 있는 문제가 발생합니.. |
문한결 | 21.02.02 | 56 |
| 1556 |
[답변] Pre-layout simulation 관련
thesize를 하는데 덧셈과 관련된 reg의 LSB가 전부 X로 표기 되어 있는 문제가 발생합니.. |
선혜승 | 21.02.03 | 137 |
| 1555 |
메모리관련질문
the path of memory compiler(BE). 이렇게 뜨는데 이걸 어떻게 알 수 있나요?? RF1_HD에.. |
문한결 | 21.01.26 | 26 |
| 1554 |
[답변] 메모리관련질문
the path of memory compiler(BE). 이렇게 뜨는데 이걸 어떻게 알 수 있나요?? RF1_HD에.. |
선혜승 | 21.01.27 | 35 |
| 1553 |
ICC2 compiler 질문입니다.
the maximum toggle rate value of '0.5000000' of the fastest clock in the design. (P.. |
문한결 | 21.01.26 | 22 |
| 1552 |
[답변] ICC2 compiler 질문입니다.
the maximum toggle rate value of '0.5000000' of the fastest clock in the design. (P.. |
선혜승 | 21.01.27 | 28 |
| 1551 |
license 문제로 인한 virtuoso 실행안됩니다.
the applicaiton because the license required to initialize Virtuoso Framework is no.. |
정영호 | 21.01.19 | 29 |
| 1550 |
[답변] license 문제로 인한 virtuoso 실행안됩니다.
the applicaiton because the license required to initialize Virtuoso Framework is no.. |
관리자 | 21.01.20 | 19 |
| 1549 |
[답변] license 문제로 인한 virtuoso 실행안됩니다.
the applicaiton because the license required to initialize Virtuoso Framework is no.. |
정영호 | 21.01.20 | 15 |
| 1548 |
[답변] license 문제로 인한 virtuoso 실행안됩니다.
the applicaiton because the license required to initialize Virtuoso Framework is no.. |
관리자 | 21.01.20 | 49 |
| 1547 |
[답변] [EDA Tool] synopsys license 문의
the TCP port number in the license. 마지막에 이렇게 나옵니다. port nember가 27020.. |
이혁재 | 21.01.18 | 19 |
| 1546 |
[답변] [EDA Tool] synopsys license 문의
the TCP port number in the license. 마지막에 이렇게 나옵니다. port nember가 27020.. |
조인신 | 21.01.18 | 14 |
| 1545 |
[답변] [EDA Tool] synopsys license 문의
the TCP port number in the license. 마지막에 이렇게 나옵니다. port nember가 27020.. |
이혁재 | 21.01.18 | 19 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 26 |
e2l-반도체공학-집적회로 설계 기술: 반도체 CAD
thesis 키워드 : Time-to-market, 설계 재사용, ECAD, 합성, 검증, 시뮬레이션, SPICE,.. |
구재희 | 04.12.30 | 1360 |
| 25 |
e2l-디지털시스템-소프트웨어 래디오 설계 방법론
the considerations in the design of a reconfigurable signal-processing platform for.. |
구재희 | 06.12.21 | 842 |
| 24 |
e2l-디지털시스템-SoC 설계 자동화
thesis, software synthesis, low power systems design, real-time systems design, and.. |
구재희 | 06.05.22 | 1019 |
| 23 |
e2l-디지털시스템-VHDL 을 이용한 고급 디지털 시스템 설계 (영어 강의)
the design of digital logic circuits that are complex because they are extremely la.. |
구재희 | 05.09.20 | 884 |
| 22 |
e2l-디지털시스템-Verilog 을 이용한 고급 디지털 시스템 설계 (영어 강의)
the design of digital logic circuits that are complex because they are extremely la.. |
구재희 | 05.09.20 | 1276 |
| 21 |
e2l-디지털시스템-컴퓨터 설계
the set of labs to be used with this course. Finally, the "Labmaterials" directory.. |
구재희 | 05.09.20 | 932 |
| 20 |
e2l-디지털시스템-컴퓨터 구조
the inner workings of microprocessors and the ability to analyze and build digital .. |
구재희 | 05.09.16 | 786 |
| 19 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
thesizer |
구재희 | 06.06.13 | 1274 |
| 18 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
영문제목 : the Principle of A-to-D Conversion 개요 : 키워드 : ADC, A/D 변환기,.. |
구재희 | 06.06.13 | 1264 |
| 17 |
e2l-아날로그 회로-RF 회로의 기초와 RF 증폭기 회로 해석 및 설계
the base & RF Amplifier circuit Analysis and Design 개요 : 키워드 : S-paramete.. |
구재희 | 06.06.13 | 1261 |
| 16 |
e2l-아날로그 회로-전자 회로란 무엇이고 공부할 필요성과 전자회로 전문가의 전망
the studying electronics and the prospect of the specialist 개요 : 키워드 : 전.. |
구재희 | 06.06.13 | 1092 |
| 15 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
영문제목 : the Principle of D/A Conversion 개요 : 키워드 : D/A |
구재희 | 05.09.07 | 1079 |
| 14 |
e2l-아날로그 회로-RF 회로의 기초와 RF 증폭기 회로 해석 및 설계
the base & RF Amplifier circuit Analysis and Design 개요 : ● RF 증폭기가 필요한 .. |
구재희 | 04.12.30 | 1957 |
| 13 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
thesizer |
구재희 | 04.12.30 | 1343 |
| 12 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
영문제목 : the Principle of D/A Conversion 개요 : ● D/A 변환의 원리와 이것이 전.. |
구재희 | 04.12.30 | 2123 |
| 11 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
영문제목 : the Principle of A-to-D Conversion 개요 : ● A/D 변환의 원리와 이것이 .. |
구재희 | 04.12.30 | 1162 |
| 10 |
e2l-아날로그 회로-전자 회로란 무엇이고 공부할 필요성과 전자회로 전문가의 전망
the studying electronics and the prospect of the specialist 개요 : ● 휴대폰 또는 .. |
구재희 | 04.12.30 | 1609 |
| 9 |
e2l-접적회로-저전력설계 및 최적화
the design and implementation of multimedia DSP, with particular focus on the archi.. |
구재희 | 06.12.21 | 754 |
| 8 |
e2l-접적회로-Basic theory and Application of PLL
영문제목 : Basic theory and Application of PLL 개요 : 키워드 : PLL, VCO, Clock.. |
구재희 | 05.09.07 | 724 |
| 7 |
e2l-접적회로-컴퓨터이용설계의 기초
the courseThis course covers basics of CAD (Computer-Aided Design) for electronic c.. |
구재희 | 05.01.05 | 735 |
1
2
기타 게시판
| 구분 | 제목 | 작성자 | 작성일 | 조회 |
|---|---|---|---|---|
| 참여교수 성과 - 논문 |
Synthesis of CFET Standard Cells Utilizing Backside Interconnects To..
|
김태환 | 26.01.17 | 7 |
| 참여교수 성과 - 논문 |
Advanced Standard Cell Synthesis Balancing FEOL and BEOL Resource Us..
|
김태환 | 26.01.17 | 6 |
| 참여교수 성과 - 논문 |
Synthesis of Standard Cells of Minimum Delay
|
김태환 | 26.01.17 | 7 |
| 참여교수 성과 - 논문 |
CNN Accelerator Performance Dependence on Loop Tiling and the Optimu..
|
박성정 | 26.01.16 | 3 |
| 참여교수 성과 - 특허 |
IMAGE SENSOR AND METHOD FOR FABRICATING the SAME
IMAGE SENSOR AND METHOD FOR FABRICATING the SAME |
김기현 | 26.01.16 | 5 |
| 참여교수 성과 - 논문 |
Effect of Channel Width (Wc) on the Memory Performance in Single-Tra..
|
김기현 | 26.01.15 | 1 |
| 참여교수 성과 - 특허 |
LOW POWER FLIP-FLOP AND INTEGRATED CIRCUIT INCLUDING the SAME
LOW POWER FLIP-FLOP AND INTEGRATED CIRCUIT INCLUDING the SAME |
공배선 | 26.01.15 | 8 |
| 참여교수 성과 - 특허 |
CURRENT OFFSET DETECTION AMPLIFIER CIRCUIT FOR PUF BASED ON MAGNETOR..
CURRENT OFFSET DETECTION AMPLIFIER CIRCUIT FOR PUF BASED ON MAGNETORESISTIVE RANDOM.. |
정성욱 | 26.01.15 | 2 |
| 참여교수 성과 - 특허 |
DUAL MODE INVERTER-BASED WRITE TERMINATION CIRCUIT, METHOD theREOF, ..
DUAL MODE INVERTER-BASED WRITE TERMINATION CIRCUIT, METHOD theREOF, AND DEVICES HAV.. |
정성욱 | 26.01.15 | 0 |
| 참여교수 성과 - 논문 |
Circuit-Centric Genetic Algorithm for the Optimization of a Radio-Fr..
|
송익현 | 26.01.14 | 2 |
| 참여교수 성과 - 특허 |
NEGATIVE VOLTAGE GENERATOR AND MEMORY DEVICE INCLUDING the SAME
NEGATIVE VOLTAGE GENERATOR AND MEMORY DEVICE INCLUDING the SAME |
윤홍일 | 26.01.13 | 10 |
| 참여교수 성과 - 특허 |
NEGATIVE VOLTAGE GENERATOR AND MEMORY DEVICE INCLUDING the SAME
NEGATIVE VOLTAGE GENERATOR AND MEMORY DEVICE INCLUDING the SAME |
윤홍일 | 26.01.13 | 5 |
| 참여교수 성과 - 특허 |
Memory Device Including In-Memory Operation Circuit and Operating Me..
the plurality of bit cells includes a first transistor having one end connected to .. |
정윤영 | 26.01.13 | 22 |
| 참여교수 성과 - 특허 |
Memory Device Including In-Memory Operation Circuit and Operating Me..
. |
정윤영 | 26.01.13 | 12 |
| 참여교수 성과 - 특허 |
Memory Device Including In-Memory Operation Circuit and Operating Me..
the plurality of bit cells (BC) includes a first transistor (Wtr) having one end co.. |
정윤영 | 26.01.13 | 15 |
| 참여교수 성과 - 특허 |
Memory Device Including In-Memory Operation Circuit and Operating Me..
. |
정윤영 | 26.01.13 | 15 |
| 참여교수 성과 - 특허 |
4T TCAM Cell Utilizing Dual-Gate Transistors, 4T TCAM Cell Array, an..
the 4T TCAM cell. the 4T TCAM cell is connected to one word line, one match line, a.. |
정윤영 | 26.01.13 | 13 |
| 참여교수 성과 - 특허 |
2T DRAM Cell with Asymmetric Parasitic Capacitor and 2T DRAM Cell Ar..
the asymmetric parasitic capacitor to a read transistor constituting the 2T DRAM ce.. |
정윤영 | 26.01.13 | 19 |
| 참여교수 성과 - 특허 |
Semiconductor Devices
the first gate electrode, a charge trapping pattern on the tunnel insulating patter.. |
정윤영 | 26.01.13 | 20 |
| 참여교수 성과 - 특허 |
Display Panel, Electronic Apparatus Including the Same, and Manufact..
. |
정윤영 | 26.01.13 | 21 |


