
VOD
| 제목 | 강사정보 | 등록일 | |
|---|---|---|---|
| 22 | (2025) Cell-Based Chip Design Flow_Day1 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 21 | Standard Cell Based Design (RTL-to-GDSII) | 박희천 조교수(UNIST) | 2025.01.20 |
| 20 | [IDEC 제작강좌] Full Custom Layout Design (PEX) | 정용운/조교수/세종대학교 | 2024.10.23 |
| 19 | [IDEC 제작강좌] Full Custom Layout Design (DRC&LVS) | 정용운/조교수/세종대학교 | 2024.10.23 |
| 18 | (2021) AMBA AXI와 AXI-Stream 설계와 검증 | 기안도 겸직교수(KAIST) | 2021.05.11 |
| 17 | 논리합성 설계툴을 활용한 회로설계 및 STA분석 이해 및 실습 | 손병복 연구소장 (주)아이즈비 | 2020.03.24 |
| 16 | Verilog 설계 언어 초급 | 송재훈 대표이사 INNOTIO(주) | 2020.03.24 |
| 15 | 파워반도체 소자 핵심이론 | 강혜민/박사/Cambridge University | 2019.12.19 |
| 14 | Verilog 기초 및 Digital 설계 | 조경순/교수/한국외국어대학교 | 2019.09.25 |
| 13 | Verilog HDL 언어 초급 및 설계 가이드라인 | 송재훈 대표이사 INNOTIO(주) | 2018.11.02 |
| 12 | Verilog HDL 이론 및 응용 | 이찬호/교수/숭실대학교 | 2018.10.30 |
| 11 | Verilog HDL 언어 초급 및 설계 가이드라인 | 송재훈 대표이사 INNOTIO(주) | 2017.11.30 |
| 10 | (2017)기가비트 이더넷제어기 설계와 응용설계 | 기안도 소장 (주)다이나릿시스템 | 2017.02.15 |
| 9 | Mobile transceiver RFIC 설계 | 문현원 교수 대구대학교 | 2016.12.16 |
| 8 | Verilog HDL 언어 초급 및 설계 가이드라인 | 송재훈 대표이사 INNOTIO | 2016.12.13 |
| 7 | 고성능 TI SAR ADC설계를 위한 이론 및 실습 | 홍혁기 박사(전자정보연구소) | 2016.07.27 |
| 6 | (2016)CPU-GPU Heterogeneous Computing | 장병현 교수(the University of Mississippi) | 2016.06.16 |
| 5 | [무료세미나]Fallacies of Computational Analog | 송방섭 교수(U.S San Diego) | 2016.03.25 |
| 4 | RTOS 지원 시스템 설계와 RTOS 이식 | 기안도 소장 (다이나릿시스템) | 2016.02.24 |
| 3 | Verilog 설계언어 초·중급 | 송재훈 대표이사 INNOTIO | 2015.10.15 |
| 2 | [무료세미나]How analog has been evolved_송방섭 교수(U. C. San Diego) | 송방섭 교수(U. C. San Diego) | 2014.10.31 |
| 1 | (2014)CPU-GPU Heterogeneous Computing | 장병현 교수(the University of Mississippi) | 2014.10.31 |
교육자료
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 4 | Protocol Transducer Synthesis using Divide and Conquer Approach | 구재희 | 07.04.25 | 72 |
| 3 | Gigabit Ethernet Switch/Router의 설계 및 구현 | 구재희 | 02.05.09 | 153 |
| 2 | Synopsys Chip Synthesis 교육 | 구재희 | 01.04.13 | 736 |
| 1 | Synopsys Tool 교육(VCS & Chip Synthesis) | 구재희 | 00.06.02 | 1239 |
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 1024 |
[답변] cadence 라이센스 오류
the 'Cadence(R) Design Framework II' license. Run 'lmstat -f 111' to see license, s.. |
관리자 | 19.12.03 | 68 |
| 1023 |
[MPW] VCS 라이센스 오류 문제
the TCP port number in the license라고 나오는데 어떻게 해야하나요? .. |
최진혁 | 19.12.03 | 34 |
| 1022 |
Cadence 실행 오류 문의드립니다.
the 'Cadence(R) Design Framework II' license. Run 'lmstat -f 111' to see license, s.. |
권수린 | 19.12.02 | 25 |
| 1021 |
[답변] Cadence 실행 오류 문의드립니다.
the 'Cadence(R) Design Framework II' license. Run 'lmstat -f 111' to see license, s.. |
관리자 | 19.12.02 | 50 |
| 1020 |
Xcelium Simvision 문의
the following directories: /dv/p4pcl01nd/legacy/rc_dvgui/dvcmin_noida_legacy_rc_dv.. |
권민혁 | 19.11.28 | 27 |
| 1019 |
[답변] Xcelium Simvision 문의
the following directories: /dv/p4pcl01nd/legacy/rc_dvgui/dvcmin_noida_legacy_rc_dv.. |
조인신 | 19.11.28 | 63 |
| 1018 |
Sentaurus 관련 질문
the signal 'SIGKILL' (kill signal) gjob exits with status 1 이라고 나옵니.. |
조성인 | 19.11.27 | 31 |
| 1017 |
[답변] Sentaurus 관련 질문
the signal 'SIGKILL' (kill signal) gjob exits with status 1 이라고 나옵니.. |
조인신 | 19.11.28 | 16 |
| 1016 |
[답변] Sentaurus 관련 질문
the signal 'SIGKILL' (kill signal) gjob exits with status 1 이라고 나옵니.. |
조성인 | 19.11.28 | 5 |
| 1015 |
[답변] Sentaurus 관련 질문
the signal 'SIGKILL' (kill signal) 라고 되어 있는데 시뮬레이션을 하는 과정에서 pro.. |
조인신 | 19.11.28 | 12 |
| 1014 |
[답변] Sentaurus 관련 질문
the signal 'SIGKILL' (kill signal) 라고 되어 있는데 시뮬레이션을 하는 과정에서 pro.. |
조성인 | 19.12.02 | 10 |
| 1013 |
[답변] Sentaurus 관련 질문
the signal 'SIGKILL' (kill signal) 라고 되어 있는데 시뮬레이션을 하는 과정에서 pro.. |
조인신 | 19.12.02 | 48 |
| 1012 |
[답변] ms180n pad 에러
the layer map file, /home/linux/work/MS1904_magna180/PDK/Tech_file/Techfile_HL18G_I.. |
박수미 | 19.11.25 | 22 |
| 1011 |
[답변] ms180n pad 에러
the layer map file, /home/linux/work/MS1904_magna180/PDK/Tech_file/Techfile_HL18G_I.. |
조인신 | 19.11.25 | 9 |
| 1010 |
[답변] ms180n pad 에러
the layer map file, /home/linux/work/MS1904_magna180/PDK/Tech_file/Techfile_HL18G_I.. |
박수미 | 19.11.25 | 10 |
| 1009 |
[답변] ms180n pad 에러
the layer map file, /home/linux/work/MS1904_magna180/PDK/Tech_file/Techfile_HL18G_I.. |
조인신 | 19.11.25 | 54 |
| 1008 |
analog package install 설치 오류입니다.
the Configure phase.virtuoso: .. |
변강현 | 19.11.20 | 32 |
| 1007 |
[답변] analog package install 설치 오류입니다.
the Configure phase.virtuoso: .. |
관리자 | 19.11.21 | 48 |
| 1006 |
AMS simulation 에러 발생 문의드립니다.
the views specified in the 'Netlist using spectre CDF simInfo' field in the Netlist.. |
권수린 | 19.11.20 | 65 |
| 1005 |
[답변] AMS simulation 에러 발생 문의드립니다.
the views specified in the 'Netlist using spectre CDF simInfo' field in the Netlist.. |
선혜승 | 19.11.21 | 36 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 26 |
e2l-반도체공학-집적회로 설계 기술: 반도체 CAD
thesis 키워드 : Time-to-market, 설계 재사용, ECAD, 합성, 검증, 시뮬레이션, SPICE,.. |
구재희 | 04.12.30 | 1360 |
| 25 |
e2l-디지털시스템-소프트웨어 래디오 설계 방법론
the considerations in the design of a reconfigurable signal-processing platform for.. |
구재희 | 06.12.21 | 842 |
| 24 |
e2l-디지털시스템-SoC 설계 자동화
thesis, software synthesis, low power systems design, real-time systems design, and.. |
구재희 | 06.05.22 | 1019 |
| 23 |
e2l-디지털시스템-VHDL 을 이용한 고급 디지털 시스템 설계 (영어 강의)
the design of digital logic circuits that are complex because they are extremely la.. |
구재희 | 05.09.20 | 884 |
| 22 |
e2l-디지털시스템-Verilog 을 이용한 고급 디지털 시스템 설계 (영어 강의)
the design of digital logic circuits that are complex because they are extremely la.. |
구재희 | 05.09.20 | 1276 |
| 21 |
e2l-디지털시스템-컴퓨터 설계
the set of labs to be used with this course. Finally, the "Labmaterials" directory.. |
구재희 | 05.09.20 | 932 |
| 20 |
e2l-디지털시스템-컴퓨터 구조
the inner workings of microprocessors and the ability to analyze and build digital .. |
구재희 | 05.09.16 | 786 |
| 19 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
thesizer |
구재희 | 06.06.13 | 1274 |
| 18 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
영문제목 : the Principle of A-to-D Conversion 개요 : 키워드 : ADC, A/D 변환기,.. |
구재희 | 06.06.13 | 1264 |
| 17 |
e2l-아날로그 회로-RF 회로의 기초와 RF 증폭기 회로 해석 및 설계
the base & RF Amplifier circuit Analysis and Design 개요 : 키워드 : S-paramete.. |
구재희 | 06.06.13 | 1261 |
| 16 |
e2l-아날로그 회로-전자 회로란 무엇이고 공부할 필요성과 전자회로 전문가의 전망
the studying electronics and the prospect of the specialist 개요 : 키워드 : 전.. |
구재희 | 06.06.13 | 1092 |
| 15 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
영문제목 : the Principle of D/A Conversion 개요 : 키워드 : D/A |
구재희 | 05.09.07 | 1079 |
| 14 |
e2l-아날로그 회로-RF 회로의 기초와 RF 증폭기 회로 해석 및 설계
the base & RF Amplifier circuit Analysis and Design 개요 : ● RF 증폭기가 필요한 .. |
구재희 | 04.12.30 | 1957 |
| 13 |
e2l-아날로그 회로-PLL의 원리 및 PLL의 이해 및 응용
thesizer |
구재희 | 04.12.30 | 1343 |
| 12 |
e2l-아날로그 회로-D/A 변환의 원리, 종류, 이해 및 응용
영문제목 : the Principle of D/A Conversion 개요 : ● D/A 변환의 원리와 이것이 전.. |
구재희 | 04.12.30 | 2123 |
| 11 |
e2l-아날로그 회로-A/D 변환의 원리, 종류, 이해 및 응용
영문제목 : the Principle of A-to-D Conversion 개요 : ● A/D 변환의 원리와 이것이 .. |
구재희 | 04.12.30 | 1162 |
| 10 |
e2l-아날로그 회로-전자 회로란 무엇이고 공부할 필요성과 전자회로 전문가의 전망
the studying electronics and the prospect of the specialist 개요 : ● 휴대폰 또는 .. |
구재희 | 04.12.30 | 1609 |
| 9 |
e2l-접적회로-저전력설계 및 최적화
the design and implementation of multimedia DSP, with particular focus on the archi.. |
구재희 | 06.12.21 | 754 |
| 8 |
e2l-접적회로-Basic theory and Application of PLL
영문제목 : Basic theory and Application of PLL 개요 : 키워드 : PLL, VCO, Clock.. |
구재희 | 05.09.07 | 724 |
| 7 |
e2l-접적회로-컴퓨터이용설계의 기초
the courseThis course covers basics of CAD (Computer-Aided Design) for electronic c.. |
구재희 | 05.01.05 | 735 |
1
2
기타 게시판
| 구분 | 제목 | 작성자 | 작성일 | 조회 |
|---|---|---|---|---|
| 참여교수 성과 - 논문 |
Calibrating the Dark Count Rate of Single Photon Avalanche Diodes Us..
|
범진욱 | 25.01.19 | 5 |
| 참여교수 성과 - 논문 |
Evaluating the Impact of In-band ECC on GPU Performance
|
김정래 | 25.01.17 | 0 |
| 참여교수 성과 - 논문 |
Ternary-State Vertical NAND Flash Memory for the Improvement of the ..
|
최우영 | 25.01.17 | 7 |
| 참여교수 성과 - 논문 |
Ultra-Low Static Power Circuits Addressing the Fan-Out Problem of An..
|
최우영 | 25.01.17 | 6 |
| 참여교수 성과 - 특허 |
NANO ELECTROMECHANICAL DEVICE AND MANUFACTURING METHOD theREOF
the upper and lower parts of one end of a movable beam are fixed to a via anchor, a.. |
최우영 | 25.01.16 | 21 |
| 참여교수 성과 - 특허 |
NANO ELECTROMECHANICAL NEURON DEVICE BASED ON SPIKING NEURAL NETWORK
the present invention relates to a nanoelectromechanical neuron device based on a s.. |
최우영 | 25.01.16 | 19 |
| 참여교수 성과 - 특허 |
PARALLEL-SERIES COMBINER AND POWER AMPLIFIER INCLUDING the SAME
PARALLEL-SERIES COMBINER AND POWER AMPLIFIER INCLUDING the SAME |
이옥구 | 25.01.16 | 5 |
| 참여교수 성과 - 특허 |
OUTPUT MATCHING NETWORK WITH IMPROVED WIDE BAND CHARACTERISTICS AND ..
the unbalanced port and a load. A second capacitor is connected to an end of the fo.. |
이옥구 | 25.01.16 | 6 |
| 참여교수 성과 - 특허 |
CKKS-기반 완전동형암호를 위한 가변적인 키 교환 처리 방법 및 시스템
CKKS-기반 완전동형암호를 위한 가변적인 키 교환 처리 방법 및 시스템이 제시된다. 본 .. |
이한호 | 25.01.16 | 10 |
| 참여교수 성과 - 특허 |
HIGH-SPEED TRANSMITTER CIRCUIT SYSTEM FOR ATTENUATING INTER-CHANNEL ..
the present disclosure described herein relate to a high-speed transmitter circuit .. |
황영하 | 25.01.16 | 13 |
| 참여교수 성과 - 특허 |
LDO REGULATOR CIRCUIT APPARATUS CAPABLE OF ATTENUATING SUPPLY VOLTAG..
the present invention relates to an LDO regulator circuit apparatus capable of .. |
황영하 | 25.01.16 | 10 |
| 참여교수 성과 - 논문 |
Design Space Exploration of FFT Accelerators for IEEE 802.11ax Using..
|
박성정 | 25.01.15 | 7 |
| 참여교수 성과 - 논문 |
A Frequency Synthesizer With Automatic Frequency Calibration Robust ..
|
임동구 | 25.01.15 | 21 |
| 참여교수 성과 - 논문 |
the Closed-Loop Neural Interface Available Simultaneously Recording ..
|
김철 | 25.01.14 | 11 |
| MPW공지사항 |
{SF28] Digital Tool scripts update 안내
thesis_Design-Compiler 2) PnR_ICCompiler2 3) PnR_Innovus 4) STA_PrimeTime  .. |
김연태 | 25.01.14 | 186 |
| 참여교수 성과 - 특허 |
PROCESSING-IN-MEMORY MEMORY DEVICE AND METHOD FOR PERFORMING INDIREC..
PROCESSING-IN-MEMORY MEMORY DEVICE AND METHOD FOR PERFORMING INDIRECT ADDRESSING IN.. |
김선욱 | 25.01.14 | 16 |
| 참여교수 성과 - 특허 |
INPUT/OUTPUT MATCHING CIRCUIT AND BROADBAND AMPLIFIER INCLUDING the ..
INPUT/OUTPUT MATCHING CIRCUIT AND BROADBAND AMPLIFIER INCLUDING the SAME |
이재성 | 25.01.14 | 11 |
| 참여교수 성과 - 논문 |
Impact of Removing the Dummy Holes for Vertical NAND Flash Memory Sc..
|
장병철 | 25.01.14 | 2 |
| 참여교수 성과 - 논문 |
Impact of Removing the Dummy Holes for Vertical NAND Flash Memory Sc..
|
장병철 | 25.01.14 | 3 |
| 참여교수 성과 - 논문 |
SARDIMM: High-Speed Near-Memory Processing Architecture for Syntheti..
|
이성주 | 25.01.14 | 0 |


