
VOD
| 제목 | 강사정보 | 등록일 | |
|---|---|---|---|
| 22 | (2025) Cell-Based Chip Design Flow_Day1 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 21 | Standard Cell Based Design (RTL-to-GDSII) | 박희천 조교수(UNIST) | 2025.01.20 |
| 20 | [IDEC 제작강좌] Full Custom Layout Design (PEX) | 정용운/조교수/세종대학교 | 2024.10.23 |
| 19 | [IDEC 제작강좌] Full Custom Layout Design (DRC&LVS) | 정용운/조교수/세종대학교 | 2024.10.23 |
| 18 | (2021) AMBA AXI와 AXI-Stream 설계와 검증 | 기안도 겸직교수(KAIST) | 2021.05.11 |
| 17 | 논리합성 설계툴을 활용한 회로설계 및 STA분석 이해 및 실습 | 손병복 연구소장 (주)아이즈비 | 2020.03.24 |
| 16 | Verilog 설계 언어 초급 | 송재훈 대표이사 INNOTIO(주) | 2020.03.24 |
| 15 | 파워반도체 소자 핵심이론 | 강혜민/박사/Cambridge University | 2019.12.19 |
| 14 | Verilog 기초 및 Digital 설계 | 조경순/교수/한국외국어대학교 | 2019.09.25 |
| 13 | Verilog HDL 언어 초급 및 설계 가이드라인 | 송재훈 대표이사 INNOTIO(주) | 2018.11.02 |
| 12 | Verilog HDL 이론 및 응용 | 이찬호/교수/숭실대학교 | 2018.10.30 |
| 11 | Verilog HDL 언어 초급 및 설계 가이드라인 | 송재훈 대표이사 INNOTIO(주) | 2017.11.30 |
| 10 | (2017)기가비트 이더넷제어기 설계와 응용설계 | 기안도 소장 (주)다이나릿시스템 | 2017.02.15 |
| 9 | Mobile transceiver RFIC 설계 | 문현원 교수 대구대학교 | 2016.12.16 |
| 8 | Verilog HDL 언어 초급 및 설계 가이드라인 | 송재훈 대표이사 INNOTIO | 2016.12.13 |
| 7 | 고성능 TI SAR ADC설계를 위한 이론 및 실습 | 홍혁기 박사(전자정보연구소) | 2016.07.27 |
| 6 | (2016)CPU-GPU Heterogeneous Computing | 장병현 교수(the University of Mississippi) | 2016.06.16 |
| 5 | [무료세미나]Fallacies of Computational Analog | 송방섭 교수(U.S San Diego) | 2016.03.25 |
| 4 | RTOS 지원 시스템 설계와 RTOS 이식 | 기안도 소장 (다이나릿시스템) | 2016.02.24 |
| 3 | Verilog 설계언어 초·중급 | 송재훈 대표이사 INNOTIO | 2015.10.15 |
| 2 | [무료세미나]How analog has been evolved_송방섭 교수(U. C. San Diego) | 송방섭 교수(U. C. San Diego) | 2014.10.31 |
| 1 | (2014)CPU-GPU Heterogeneous Computing | 장병현 교수(the University of Mississippi) | 2014.10.31 |
교육자료
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 4 | Protocol Transducer Synthesis using Divide and Conquer Approach | 구재희 | 07.04.25 | 72 |
| 3 | Gigabit Ethernet Switch/Router의 설계 및 구현 | 구재희 | 02.05.09 | 153 |
| 2 | Synopsys Chip Synthesis 교육 | 구재희 | 01.04.13 | 736 |
| 1 | Synopsys Tool 교육(VCS & Chip Synthesis) | 구재희 | 00.06.02 | 1239 |
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 2924 |
[답변] Abstract generator 사용 문제 - License error 발생
IDEC 에서 지원하는 cadence 라이선스에는 Virtuoso_Layout_Suite_GXL 이 없습니다... |
조인신 | 24.08.30 | 7 |
| 2923 |
[답변] Abstract generator 사용 문제 - License error 발생
그럼 혹시 CIW -> tools -> Abstract Generator를 실행시 Virtu.. |
전동석 | 24.08.30 | 7 |
| 2922 |
[답변] Abstract generator 사용 문제 - License error 발생
추가로 터미널 창에서 abstract 명령어로 실행하여 사용할 수는 있습니다. 단, 라.. |
조인신 | 24.08.30 | 5 |
| 2921 |
[답변] Abstract generator 사용 문제 - License error 발생
해당 기능이 Virtuoso_Layout_Suite_GXL 을 요구하는 것이기 때문에 방법이 없습니.. |
조인신 | 24.08.30 | 82 |
| 2920 |
DRC ERROR
the layout design, I got DRC errors GRID.MPW.1, GRID IP.2, GRFDSOI.R.1, GRDTPC.. |
Jatoth Deepak Naik | 24.08.29 | 51 |
| 2919 |
[답변] DRC ERROR
the errors below are resolved. => GRID.MPW.1, GRID IP.2, GRFDSOI.R.1 A.. |
조인신 | 24.08.30 | 185 |
| 2918 |
[답변] SF28-2401회차 DRC 질문
the gate <=0.146 or != 0.222 or != 0.242, with an exception for a sing.. |
김현준 | 24.08.29 | 36 |
| 2917 |
[답변] SF28-2401회차 DRC 질문
the gate <=0.146 or != 0.222 or != 0.242, with an exception for a sing.. |
조인신 | 24.08.30 | 31 |
| 2916 |
[답변] SF28-2401회차 DRC 질문
the gate <=0.146 or != 0.222 or != 0.242, with an exception for a sing.. |
김현준 | 24.08.30 | 40 |
| 2915 |
[답변] SF28-2401회차 DRC 질문
the gate <=0.146 or != 0.222 or != 0.242, with an exception for a sing.. |
조인신 | 24.09.03 | 226 |
| 2914 |
[답변] ADE 실행 에러
the features of the particular version of MMSIM you are using. the software could .. |
김수진 | 24.08.28 | 19 |
| 2913 |
[답변] ADE 실행 에러
the features of the particular version of MMSIM you are using. the software could .. |
조인신 | 24.08.29 | 22 |
| 2912 |
SS28 Simluation 관련
the spectre executable is not found in the specified 'UNIX $PATH' setting.ERROR (AD.. |
문지인 | 24.08.27 | 37 |
| 2911 |
[답변] SS28 Simluation 관련
the spectre executable is not found in the specified 'UNIX $PATH' setting.ERROR (AD.. |
조인신 | 24.08.27 | 56 |
| 2910 |
삼성전자 28nm(FD-SOI) Post_layout _simulation way
the extraction for post layout simulation. Please guide me in this problem.&.. |
송한정 | 24.08.19 | 47 |
| 2909 |
[답변] 삼성전자 28nm(FD-SOI) Post_layout _simulation way
the layout. After closing all tools (virtuoso, calibre), try running them again. .. |
조인신 | 24.08.19 | 24 |
| 2908 |
[답변] 삼성전자 28nm(FD-SOI) Post_layout _simulation way
the programe error that nothing in my layout, the LVS work well, so it is software .. |
송한정 | 24.08.20 | 11 |
| 2907 |
[답변] 삼성전자 28nm(FD-SOI) Post_layout _simulation way
the IDEC_Cloud_User_Guide_SF28.pdf file. the above file is located in SF28_LNR/Pre.. |
조인신 | 24.08.20 | 58 |
| 2906 |
[SF28-2401] PDK db file 관련 문의
안녕하세요 한동대학교 김영식 교수님 랩실 황영준 학생입니다. 다름이 아니라 합성 과.. |
김영식 | 24.08.15 | 23 |
| 2905 |
[답변] [SF28-2401] PDK db file 관련 문의
C28SOI_SC_8_CLK_LL_ss28_0.99V_0.00V_0.00V_0.00V_m40C_sadhm.lib 파일을 직접 .d.. |
김연태 | 24.08.15 | 46 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 6 |
e2l-접적회로-CAD 및 컴퓨터시스템 특론
thesis 시스템을 구축하기 위한 방법론에 대하여 연구한다. 이를 위해 design automation.. |
구재희 | 05.01.05 | 790 |
| 5 |
e2l-접적회로-Basic theory and Application of PLL
영문제목 : Basic theory and Application of PLL 개요 : ● CMOS A/D 변환기의 기능과 .. |
구재희 | 04.12.30 | 786 |
| 4 |
e2l-통신 및 신호처리-Fourier변환과 Laplace변환
their applications to circuit analysis 개요 : 전자회로1을 수강하는 학생을 대상으.. |
구재희 | 06.07.18 | 768 |
| 3 |
e2l-초고주파 회로-CMOS RF
thesizer |
구재희 | 05.01.11 | 970 |
| 2 |
e2l-초고주파 회로-RF-IC
thesizer |
구재희 | 05.01.05 | 788 |
| 1 |
e2l-초고주파 회로-RF IC공학
thesizer, wireless |
구재희 | 05.01.05 | 909 |
1
2


