Logo

회원가입로그인 ENGLISH naver youtube  
search 

강의제목 디지털 신호처리를 위한 고성능 SoC설계
구분 본센터 / 설계강좌 / 중급 / 이론+실습
강의시간 6.7시간 열람기간 10일
이용료(일반) 20,100원 이용료(학생) 13,400원

[강의개요]

FFT (Fast Fourier Transform), CORDIC (Coordinate Rotation
Digital Computer),
디지털 필터 등 통신 및 영상 분야에서 널리 활용되는 디지털 신호처리 알고리즘들을 위한 SoC 아키텍처 및 디지털 회로 설계와 최적화를 이해하고 설계 실습을 통해 이를 확인한다. 특히, SW-HW Partitioning을 비롯하여 신호 대 잡음비 (양자화 오류 포함), 처리 속도 등의 성능 지표와 소모 전력, 하드웨어 면적 등의 복잡도 지표 간의 타협 (Trade-off)
이해한다. 설계 실습은 C++ 기반 고정소수점 상위 설계와 Verilog HDL 기반 RTL 설계, 합성 및 검증을 포함한다.


[강의대상]  

대학원생


[사전지식]

디지털 회로 설계, 디지털 신호처리, 프로그래밍 실습 (C++), 디지털 회로 실습 (Verilog HDL)


* 강의 내용은 첨부파일 오프라인 강의 계획서강의자료를 참고해 주시길 바랍니다.

* 강의 중 질의응답이 많고, 질문자의 목소리가 잘 들리지 않는 점을 참고해 주시길 바랍니다.

강의시간 강사(이름/직급/소속) 내용
1h 51m 박성정 교수 건국대학교 1일차 강좌
3h 46m 박성정 교수 건국대학교 2일차/1번 강좌(이론)
1h 7m 박성정 교수 건국대학교 2일차/2번 강좌(실습)
담당자 연락처
강의자료

IDEC_강의_계획서_양식_박성정_2015.pdf

(수정)최종본_디지털신호처리를 위한 고성능 SoC설계.pdf

     로그인 후 시청가능합니다.